Lines Matching refs:clkr
73 .clkr.hw.init = &(struct clk_init_data){
96 .clkr.hw.init = &(struct clk_init_data){
108 .clkr.hw.init = &(struct clk_init_data){
120 .clkr.hw.init = &(struct clk_init_data){
136 .clkr.hw.init = &(struct clk_init_data){
163 .clkr.hw.init = &(struct clk_init_data){
193 .clkr.hw.init = &(struct clk_init_data){
213 .clkr.hw.init = &(struct clk_init_data){
238 .clkr.hw.init = &(struct clk_init_data){
251 .clkr.hw.init = &(struct clk_init_data){
265 .clkr.hw.init = &(struct clk_init_data){
278 .clkr.hw.init = &(struct clk_init_data){
292 .clkr.hw.init = &(struct clk_init_data){
305 .clkr.hw.init = &(struct clk_init_data){
319 .clkr.hw.init = &(struct clk_init_data){
332 .clkr.hw.init = &(struct clk_init_data){
346 .clkr.hw.init = &(struct clk_init_data){
359 .clkr.hw.init = &(struct clk_init_data){
373 .clkr.hw.init = &(struct clk_init_data){
406 .clkr.hw.init = &(struct clk_init_data){
420 .clkr.hw.init = &(struct clk_init_data){
434 .clkr.hw.init = &(struct clk_init_data){
448 .clkr.hw.init = &(struct clk_init_data){
462 .clkr.hw.init = &(struct clk_init_data){
476 .clkr.hw.init = &(struct clk_init_data){
489 .clkr.hw.init = &(struct clk_init_data){
503 .clkr.hw.init = &(struct clk_init_data){
516 .clkr.hw.init = &(struct clk_init_data){
530 .clkr.hw.init = &(struct clk_init_data){
543 .clkr.hw.init = &(struct clk_init_data){
557 .clkr.hw.init = &(struct clk_init_data){
570 .clkr.hw.init = &(struct clk_init_data){
584 .clkr.hw.init = &(struct clk_init_data){
597 .clkr.hw.init = &(struct clk_init_data){
611 .clkr.hw.init = &(struct clk_init_data){
624 .clkr.hw.init = &(struct clk_init_data){
638 .clkr.hw.init = &(struct clk_init_data){
652 .clkr.hw.init = &(struct clk_init_data){
666 .clkr.hw.init = &(struct clk_init_data){
680 .clkr.hw.init = &(struct clk_init_data){
694 .clkr.hw.init = &(struct clk_init_data){
708 .clkr.hw.init = &(struct clk_init_data){
722 .clkr.hw.init = &(struct clk_init_data){
743 .clkr.hw.init = &(struct clk_init_data){
764 .clkr.hw.init = &(struct clk_init_data){
791 .clkr.hw.init = &(struct clk_init_data){
805 .clkr.hw.init = &(struct clk_init_data){
819 .clkr.hw.init = &(struct clk_init_data){
837 .clkr.hw.init = &(struct clk_init_data){
882 .clkr.hw.init = &sdcc1_apps_clk_src_init,
891 .clkr.hw.init = &(struct clk_init_data){
905 .clkr.hw.init = &(struct clk_init_data){
919 .clkr.hw.init = &(struct clk_init_data){
938 .clkr.hw.init = &(struct clk_init_data){
956 .clkr.hw.init = &(struct clk_init_data){
975 .clkr.hw.init = &(struct clk_init_data){
998 .clkr.hw.init = &(struct clk_init_data){
1019 .clkr.hw.init = &(struct clk_init_data){
1038 .clkr.hw.init = &(struct clk_init_data){
1062 .clkr = {
1079 .clkr = {
1095 .clkr = {
1112 .clkr = {
1129 .clkr = {
1146 .clkr = {
1163 .clkr = {
1180 .clkr = {
1197 .clkr = {
1214 .clkr = {
1231 .clkr = {
1248 .clkr = {
1265 .clkr = {
1282 .clkr = {
1299 .clkr = {
1316 .clkr = {
1333 .clkr = {
1350 .clkr = {
1367 .clkr = {
1384 .clkr = {
1402 .clkr = {
1418 .clkr = {
1435 .clkr = {
1452 .clkr = {
1469 .clkr = {
1486 .clkr = {
1503 .clkr = {
1520 .clkr = {
1537 .clkr = {
1554 .clkr = {
1571 .clkr = {
1588 .clkr = {
1605 .clkr = {
1622 .clkr = {
1639 .clkr = {
1656 .clkr = {
1673 .clkr = {
1690 .clkr = {
1707 .clkr = {
1725 .clkr = {
1742 .clkr = {
1759 .clkr = {
1776 .clkr = {
1794 .clkr = {
1811 .clkr = {
1828 .clkr = {
1845 .clkr = {
1862 .clkr = {
1879 .clkr = {
1896 .clkr = {
1912 .clkr = {
1929 .clkr = {
1945 .clkr = {
1961 .clkr = {
1973 .clkr = {
1990 .clkr = {
2007 .clkr = {
2023 .clkr = {
2039 .clkr = {
2056 .clkr = {
2072 .clkr = {
2088 .clkr = {
2104 .clkr = {
2121 .clkr = {
2137 .clkr = {
2154 .clkr = {
2170 .clkr = {
2187 .clkr = {
2204 .clkr = {
2220 .clkr = {
2237 .clkr = {
2253 .clkr = {
2269 .clkr = {
2286 .clkr = {
2303 .clkr = {
2319 .clkr = {
2335 .clkr = {
2352 .clkr = {
2368 .clkr = {
2385 .clkr = {
2402 .clkr = {
2418 .clkr = {
2442 [GPLL0] = &gpll0.clkr,
2444 [CONFIG_NOC_CLK_SRC] = &config_noc_clk_src.clkr,
2445 [PERIPH_NOC_CLK_SRC] = &periph_noc_clk_src.clkr,
2446 [SYSTEM_NOC_CLK_SRC] = &system_noc_clk_src.clkr,
2447 [GPLL1] = &gpll1.clkr,
2449 [USB30_MASTER_CLK_SRC] = &usb30_master_clk_src.clkr,
2450 [BLSP1_QUP1_I2C_APPS_CLK_SRC] = &blsp1_qup1_i2c_apps_clk_src.clkr,
2451 [BLSP1_QUP1_SPI_APPS_CLK_SRC] = &blsp1_qup1_spi_apps_clk_src.clkr,
2452 [BLSP1_QUP2_I2C_APPS_CLK_SRC] = &blsp1_qup2_i2c_apps_clk_src.clkr,
2453 [BLSP1_QUP2_SPI_APPS_CLK_SRC] = &blsp1_qup2_spi_apps_clk_src.clkr,
2454 [BLSP1_QUP3_I2C_APPS_CLK_SRC] = &blsp1_qup3_i2c_apps_clk_src.clkr,
2455 [BLSP1_QUP3_SPI_APPS_CLK_SRC] = &blsp1_qup3_spi_apps_clk_src.clkr,
2456 [BLSP1_QUP4_I2C_APPS_CLK_SRC] = &blsp1_qup4_i2c_apps_clk_src.clkr,
2457 [BLSP1_QUP4_SPI_APPS_CLK_SRC] = &blsp1_qup4_spi_apps_clk_src.clkr,
2458 [BLSP1_QUP5_I2C_APPS_CLK_SRC] = &blsp1_qup5_i2c_apps_clk_src.clkr,
2459 [BLSP1_QUP5_SPI_APPS_CLK_SRC] = &blsp1_qup5_spi_apps_clk_src.clkr,
2460 [BLSP1_QUP6_I2C_APPS_CLK_SRC] = &blsp1_qup6_i2c_apps_clk_src.clkr,
2461 [BLSP1_QUP6_SPI_APPS_CLK_SRC] = &blsp1_qup6_spi_apps_clk_src.clkr,
2462 [BLSP1_UART1_APPS_CLK_SRC] = &blsp1_uart1_apps_clk_src.clkr,
2463 [BLSP1_UART2_APPS_CLK_SRC] = &blsp1_uart2_apps_clk_src.clkr,
2464 [BLSP1_UART3_APPS_CLK_SRC] = &blsp1_uart3_apps_clk_src.clkr,
2465 [BLSP1_UART4_APPS_CLK_SRC] = &blsp1_uart4_apps_clk_src.clkr,
2466 [BLSP1_UART5_APPS_CLK_SRC] = &blsp1_uart5_apps_clk_src.clkr,
2467 [BLSP1_UART6_APPS_CLK_SRC] = &blsp1_uart6_apps_clk_src.clkr,
2468 [BLSP2_QUP1_I2C_APPS_CLK_SRC] = &blsp2_qup1_i2c_apps_clk_src.clkr,
2469 [BLSP2_QUP1_SPI_APPS_CLK_SRC] = &blsp2_qup1_spi_apps_clk_src.clkr,
2470 [BLSP2_QUP2_I2C_APPS_CLK_SRC] = &blsp2_qup2_i2c_apps_clk_src.clkr,
2471 [BLSP2_QUP2_SPI_APPS_CLK_SRC] = &blsp2_qup2_spi_apps_clk_src.clkr,
2472 [BLSP2_QUP3_I2C_APPS_CLK_SRC] = &blsp2_qup3_i2c_apps_clk_src.clkr,
2473 [BLSP2_QUP3_SPI_APPS_CLK_SRC] = &blsp2_qup3_spi_apps_clk_src.clkr,
2474 [BLSP2_QUP4_I2C_APPS_CLK_SRC] = &blsp2_qup4_i2c_apps_clk_src.clkr,
2475 [BLSP2_QUP4_SPI_APPS_CLK_SRC] = &blsp2_qup4_spi_apps_clk_src.clkr,
2476 [BLSP2_QUP5_I2C_APPS_CLK_SRC] = &blsp2_qup5_i2c_apps_clk_src.clkr,
2477 [BLSP2_QUP5_SPI_APPS_CLK_SRC] = &blsp2_qup5_spi_apps_clk_src.clkr,
2478 [BLSP2_QUP6_I2C_APPS_CLK_SRC] = &blsp2_qup6_i2c_apps_clk_src.clkr,
2479 [BLSP2_QUP6_SPI_APPS_CLK_SRC] = &blsp2_qup6_spi_apps_clk_src.clkr,
2480 [BLSP2_UART1_APPS_CLK_SRC] = &blsp2_uart1_apps_clk_src.clkr,
2481 [BLSP2_UART2_APPS_CLK_SRC] = &blsp2_uart2_apps_clk_src.clkr,
2482 [BLSP2_UART3_APPS_CLK_SRC] = &blsp2_uart3_apps_clk_src.clkr,
2483 [BLSP2_UART4_APPS_CLK_SRC] = &blsp2_uart4_apps_clk_src.clkr,
2484 [BLSP2_UART5_APPS_CLK_SRC] = &blsp2_uart5_apps_clk_src.clkr,
2485 [BLSP2_UART6_APPS_CLK_SRC] = &blsp2_uart6_apps_clk_src.clkr,
2486 [CE1_CLK_SRC] = &ce1_clk_src.clkr,
2487 [CE2_CLK_SRC] = &ce2_clk_src.clkr,
2488 [GP1_CLK_SRC] = &gp1_clk_src.clkr,
2489 [GP2_CLK_SRC] = &gp2_clk_src.clkr,
2490 [GP3_CLK_SRC] = &gp3_clk_src.clkr,
2491 [PDM2_CLK_SRC] = &pdm2_clk_src.clkr,
2492 [SDCC1_APPS_CLK_SRC] = &sdcc1_apps_clk_src.clkr,
2493 [SDCC2_APPS_CLK_SRC] = &sdcc2_apps_clk_src.clkr,
2494 [SDCC3_APPS_CLK_SRC] = &sdcc3_apps_clk_src.clkr,
2495 [SDCC4_APPS_CLK_SRC] = &sdcc4_apps_clk_src.clkr,
2496 [TSIF_REF_CLK_SRC] = &tsif_ref_clk_src.clkr,
2497 [USB30_MOCK_UTMI_CLK_SRC] = &usb30_mock_utmi_clk_src.clkr,
2498 [USB_HS_SYSTEM_CLK_SRC] = &usb_hs_system_clk_src.clkr,
2499 [USB_HSIC_CLK_SRC] = &usb_hsic_clk_src.clkr,
2500 [USB_HSIC_IO_CAL_CLK_SRC] = &usb_hsic_io_cal_clk_src.clkr,
2501 [USB_HSIC_SYSTEM_CLK_SRC] = &usb_hsic_system_clk_src.clkr,
2502 [GCC_BAM_DMA_AHB_CLK] = &gcc_bam_dma_ahb_clk.clkr,
2503 [GCC_BLSP1_AHB_CLK] = &gcc_blsp1_ahb_clk.clkr,
2504 [GCC_BLSP1_QUP1_I2C_APPS_CLK] = &gcc_blsp1_qup1_i2c_apps_clk.clkr,
2505 [GCC_BLSP1_QUP1_SPI_APPS_CLK] = &gcc_blsp1_qup1_spi_apps_clk.clkr,
2506 [GCC_BLSP1_QUP2_I2C_APPS_CLK] = &gcc_blsp1_qup2_i2c_apps_clk.clkr,
2507 [GCC_BLSP1_QUP2_SPI_APPS_CLK] = &gcc_blsp1_qup2_spi_apps_clk.clkr,
2508 [GCC_BLSP1_QUP3_I2C_APPS_CLK] = &gcc_blsp1_qup3_i2c_apps_clk.clkr,
2509 [GCC_BLSP1_QUP3_SPI_APPS_CLK] = &gcc_blsp1_qup3_spi_apps_clk.clkr,
2510 [GCC_BLSP1_QUP4_I2C_APPS_CLK] = &gcc_blsp1_qup4_i2c_apps_clk.clkr,
2511 [GCC_BLSP1_QUP4_SPI_APPS_CLK] = &gcc_blsp1_qup4_spi_apps_clk.clkr,
2512 [GCC_BLSP1_QUP5_I2C_APPS_CLK] = &gcc_blsp1_qup5_i2c_apps_clk.clkr,
2513 [GCC_BLSP1_QUP5_SPI_APPS_CLK] = &gcc_blsp1_qup5_spi_apps_clk.clkr,
2514 [GCC_BLSP1_QUP6_I2C_APPS_CLK] = &gcc_blsp1_qup6_i2c_apps_clk.clkr,
2515 [GCC_BLSP1_QUP6_SPI_APPS_CLK] = &gcc_blsp1_qup6_spi_apps_clk.clkr,
2516 [GCC_BLSP1_UART1_APPS_CLK] = &gcc_blsp1_uart1_apps_clk.clkr,
2517 [GCC_BLSP1_UART2_APPS_CLK] = &gcc_blsp1_uart2_apps_clk.clkr,
2518 [GCC_BLSP1_UART3_APPS_CLK] = &gcc_blsp1_uart3_apps_clk.clkr,
2519 [GCC_BLSP1_UART4_APPS_CLK] = &gcc_blsp1_uart4_apps_clk.clkr,
2520 [GCC_BLSP1_UART5_APPS_CLK] = &gcc_blsp1_uart5_apps_clk.clkr,
2521 [GCC_BLSP1_UART6_APPS_CLK] = &gcc_blsp1_uart6_apps_clk.clkr,
2522 [GCC_BLSP2_AHB_CLK] = &gcc_blsp2_ahb_clk.clkr,
2523 [GCC_BLSP2_QUP1_I2C_APPS_CLK] = &gcc_blsp2_qup1_i2c_apps_clk.clkr,
2524 [GCC_BLSP2_QUP1_SPI_APPS_CLK] = &gcc_blsp2_qup1_spi_apps_clk.clkr,
2525 [GCC_BLSP2_QUP2_I2C_APPS_CLK] = &gcc_blsp2_qup2_i2c_apps_clk.clkr,
2526 [GCC_BLSP2_QUP2_SPI_APPS_CLK] = &gcc_blsp2_qup2_spi_apps_clk.clkr,
2527 [GCC_BLSP2_QUP3_I2C_APPS_CLK] = &gcc_blsp2_qup3_i2c_apps_clk.clkr,
2528 [GCC_BLSP2_QUP3_SPI_APPS_CLK] = &gcc_blsp2_qup3_spi_apps_clk.clkr,
2529 [GCC_BLSP2_QUP4_I2C_APPS_CLK] = &gcc_blsp2_qup4_i2c_apps_clk.clkr,
2530 [GCC_BLSP2_QUP4_SPI_APPS_CLK] = &gcc_blsp2_qup4_spi_apps_clk.clkr,
2531 [GCC_BLSP2_QUP5_I2C_APPS_CLK] = &gcc_blsp2_qup5_i2c_apps_clk.clkr,
2532 [GCC_BLSP2_QUP5_SPI_APPS_CLK] = &gcc_blsp2_qup5_spi_apps_clk.clkr,
2533 [GCC_BLSP2_QUP6_I2C_APPS_CLK] = &gcc_blsp2_qup6_i2c_apps_clk.clkr,
2534 [GCC_BLSP2_QUP6_SPI_APPS_CLK] = &gcc_blsp2_qup6_spi_apps_clk.clkr,
2535 [GCC_BLSP2_UART1_APPS_CLK] = &gcc_blsp2_uart1_apps_clk.clkr,
2536 [GCC_BLSP2_UART2_APPS_CLK] = &gcc_blsp2_uart2_apps_clk.clkr,
2537 [GCC_BLSP2_UART3_APPS_CLK] = &gcc_blsp2_uart3_apps_clk.clkr,
2538 [GCC_BLSP2_UART4_APPS_CLK] = &gcc_blsp2_uart4_apps_clk.clkr,
2539 [GCC_BLSP2_UART5_APPS_CLK] = &gcc_blsp2_uart5_apps_clk.clkr,
2540 [GCC_BLSP2_UART6_APPS_CLK] = &gcc_blsp2_uart6_apps_clk.clkr,
2541 [GCC_BOOT_ROM_AHB_CLK] = &gcc_boot_rom_ahb_clk.clkr,
2542 [GCC_CE1_AHB_CLK] = &gcc_ce1_ahb_clk.clkr,
2543 [GCC_CE1_AXI_CLK] = &gcc_ce1_axi_clk.clkr,
2544 [GCC_CE1_CLK] = &gcc_ce1_clk.clkr,
2545 [GCC_CE2_AHB_CLK] = &gcc_ce2_ahb_clk.clkr,
2546 [GCC_CE2_AXI_CLK] = &gcc_ce2_axi_clk.clkr,
2547 [GCC_CE2_CLK] = &gcc_ce2_clk.clkr,
2548 [GCC_GP1_CLK] = &gcc_gp1_clk.clkr,
2549 [GCC_GP2_CLK] = &gcc_gp2_clk.clkr,
2550 [GCC_GP3_CLK] = &gcc_gp3_clk.clkr,
2551 [GCC_LPASS_Q6_AXI_CLK] = &gcc_lpass_q6_axi_clk.clkr,
2552 [GCC_MMSS_NOC_CFG_AHB_CLK] = &gcc_mmss_noc_cfg_ahb_clk.clkr,
2553 [GCC_OCMEM_NOC_CFG_AHB_CLK] = &gcc_ocmem_noc_cfg_ahb_clk.clkr,
2554 [GCC_MSS_CFG_AHB_CLK] = &gcc_mss_cfg_ahb_clk.clkr,
2555 [GCC_MSS_Q6_BIMC_AXI_CLK] = &gcc_mss_q6_bimc_axi_clk.clkr,
2556 [GCC_PDM2_CLK] = &gcc_pdm2_clk.clkr,
2557 [GCC_PDM_AHB_CLK] = &gcc_pdm_ahb_clk.clkr,
2558 [GCC_PRNG_AHB_CLK] = &gcc_prng_ahb_clk.clkr,
2559 [GCC_SDCC1_AHB_CLK] = &gcc_sdcc1_ahb_clk.clkr,
2560 [GCC_SDCC1_APPS_CLK] = &gcc_sdcc1_apps_clk.clkr,
2561 [GCC_SDCC2_AHB_CLK] = &gcc_sdcc2_ahb_clk.clkr,
2562 [GCC_SDCC2_APPS_CLK] = &gcc_sdcc2_apps_clk.clkr,
2563 [GCC_SDCC3_AHB_CLK] = &gcc_sdcc3_ahb_clk.clkr,
2564 [GCC_SDCC3_APPS_CLK] = &gcc_sdcc3_apps_clk.clkr,
2565 [GCC_SDCC4_AHB_CLK] = &gcc_sdcc4_ahb_clk.clkr,
2566 [GCC_SDCC4_APPS_CLK] = &gcc_sdcc4_apps_clk.clkr,
2567 [GCC_SYS_NOC_USB3_AXI_CLK] = &gcc_sys_noc_usb3_axi_clk.clkr,
2568 [GCC_TSIF_AHB_CLK] = &gcc_tsif_ahb_clk.clkr,
2569 [GCC_TSIF_REF_CLK] = &gcc_tsif_ref_clk.clkr,
2570 [GCC_USB2A_PHY_SLEEP_CLK] = &gcc_usb2a_phy_sleep_clk.clkr,
2571 [GCC_USB2B_PHY_SLEEP_CLK] = &gcc_usb2b_phy_sleep_clk.clkr,
2572 [GCC_USB30_MASTER_CLK] = &gcc_usb30_master_clk.clkr,
2573 [GCC_USB30_MOCK_UTMI_CLK] = &gcc_usb30_mock_utmi_clk.clkr,
2574 [GCC_USB30_SLEEP_CLK] = &gcc_usb30_sleep_clk.clkr,
2575 [GCC_USB_HS_AHB_CLK] = &gcc_usb_hs_ahb_clk.clkr,
2576 [GCC_USB_HS_SYSTEM_CLK] = &gcc_usb_hs_system_clk.clkr,
2577 [GCC_USB_HSIC_AHB_CLK] = &gcc_usb_hsic_ahb_clk.clkr,
2578 [GCC_USB_HSIC_CLK] = &gcc_usb_hsic_clk.clkr,
2579 [GCC_USB_HSIC_IO_CAL_CLK] = &gcc_usb_hsic_io_cal_clk.clkr,
2580 [GCC_USB_HSIC_IO_CAL_SLEEP_CLK] = &gcc_usb_hsic_io_cal_sleep_clk.clkr,
2581 [GCC_USB_HSIC_SYSTEM_CLK] = &gcc_usb_hsic_system_clk.clkr,
2707 gcc_msm8974_clocks[GPLL4] = &gpll4.clkr; in msm8974_pro_clock_override()
2710 &gcc_sdcc1_cdccal_sleep_clk.clkr; in msm8974_pro_clock_override()
2712 &gcc_sdcc1_cdccal_ff_clk.clkr; in msm8974_pro_clock_override()