Lines Matching refs:U32

154     U32                     MsgContext;                 /* 08h */
157 U32 HostMfaHighAddr; /* 10h */
158 U32 SenseBufferHighAddr; /* 14h */
159 U32 ReplyFifoHostSignalingAddr; /* 18h */
202 U32 MsgContext; /* 08h */
205 U32 IOCLogInfo; /* 10h */
222 U32 MsgContext; /* 08h */
237 U32 Word;
249 U32 MsgContext; /* 08h */
252 U32 IOCLogInfo; /* 10h */
261 U32 CurrentHostMfaHighAddr; /* 20h */
265 U32 CurrentSenseBufferHighAddr; /* 28h */
269 U32 FWImageSize; /* 30h */
270 U32 IOCCapabilities; /* 34h */
275 U32 ReplyFifoHostSignalingAddr; /* 4Ch */
334 U32 MsgContext; /* 08h */
346 U32 MsgContext; /* 08h */
349 U32 IOCLogInfo; /* 10h */
360 U32 Reserved5; /* 24h */
393 U32 MsgContext; /* 08h */
405 U32 MsgContext; /* 08h */
408 U32 IOCLogInfo; /* 10h */
431 U32 MsgContext; /* 08h */
445 U32 MsgContext; /* 08h */
448 U32 IOCLogInfo; /* 10h */
449 U32 Event; /* 14h */
450 U32 EventContext; /* 18h */
451 U32 Data[1]; /* 1Ch */
464 U32 MsgContext; /* 08h */
465 U32 Event; /* 0Ch */
466 U32 EventContext; /* 10h */
477 U32 MsgContext; /* 08h */
480 U32 IOCLogInfo; /* 10h */
542 U32 TimeStamp; /* 00h */
543 U32 Reserved1; /* 04h */
554 U32 Reserved2; /* 04h */
601 U32 DeviceInfo; /* 08h */
651 U32 SettingsStatus; /* 08h */
678 U32 Reserved2; /* 04h */
702 U32 Lba;
782 U32 NPortID; /* 00h */
851 U32 DiscoveryStatus; /* 00h */
852 U32 Reserved1; /* 04h */
865 U32 DiscoveryStatus; /* 00h */
949 U32 DiscoveryStatus; /* 10h */
1005 U32 MsgContext; /* 08h */
1030 U32 Reserved_0100_Checksum; /* 04h */ /* obsolete Checksum */
1031 U32 ImageOffset; /* 08h */
1032 U32 ImageSize; /* 0Ch */
1045 U32 MsgContext; /* 08h */
1048 U32 IOCLogInfo; /* 10h */
1065 U32 MsgContext; /* 08h */
1089 U32 Reserved1; /* 04h */
1090 U32 ImageOffset; /* 08h */
1091 U32 ImageSize; /* 0Ch */
1104 U32 MsgContext; /* 08h */
1107 U32 IOCLogInfo; /* 10h */
1108 U32 ActualImageSize; /* 14h */
1115 U32 ArmBranchInstruction0; /* 00h */
1116 U32 Signature0; /* 04h */
1117 U32 Signature1; /* 08h */
1118 U32 Signature2; /* 0Ch */
1119 U32 ArmBranchInstruction1; /* 10h */
1120 U32 ArmBranchInstruction2; /* 14h */
1121 U32 Reserved; /* 18h */
1122 U32 Checksum; /* 1Ch */
1126 U32 SeqCodeVersion; /* 28h */
1127 U32 ImageSize; /* 2Ch */
1128 U32 NextImageHeaderOffset; /* 30h */
1129 U32 LoadStartAddress; /* 34h */
1130 U32 IopResetVectorValue; /* 38h */
1131 U32 IopResetRegAddr; /* 3Ch */
1132 U32 VersionNameWhat; /* 40h */
1134 U32 VendorNameWhat; /* 64h */
1193 U32 Checksum; /* 04h */
1194 U32 ImageSize; /* 08h */
1195 U32 NextImageHeaderOffset; /* 0Ch */
1196 U32 LoadStartAddress; /* 10h */
1197 U32 Reserved2; /* 14h */