Lines Matching defs:m

41 #define HWIO_UMAC_MXI_R0_CLOCK_GATE_DISABLE_INM(x, m)            \  argument
45 #define HWIO_UMAC_MXI_R0_CLOCK_GATE_DISABLE_OUTM(x,m,v) \ argument
73 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_LSB_BASE0_INM(x, m) \ argument
77 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_LSB_BASE0_OUTM(x,m,v) \ argument
91 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_MSB_BASE0_INM(x, m) \ argument
95 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_MSB_BASE0_OUTM(x,m,v) \ argument
109 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_RANGE0_INM(x, m) \ argument
113 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_RANGE0_OUTM(x,m,v) \ argument
127 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_LSB_BASE1_INM(x, m) \ argument
131 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_LSB_BASE1_OUTM(x,m,v) \ argument
145 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_MSB_BASE1_INM(x, m) \ argument
149 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_MSB_BASE1_OUTM(x,m,v) \ argument
163 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_RANGE1_INM(x, m) \ argument
167 #define HWIO_UMAC_MXI_R0_MXI_PERF_ADDR_RANGE1_OUTM(x,m,v) \ argument
181 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_0_INM(x, m) \ argument
185 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_0_OUTM(x,m,v) \ argument
207 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_0_IX_0_INM(x, m) \ argument
211 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_0_IX_0_OUTM(x,m,v) \ argument
225 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_0_IX_1_INM(x, m) \ argument
229 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_0_IX_1_OUTM(x,m,v) \ argument
243 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_VAL_0_INM(x, m) \ argument
257 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_TXN_CTR_0_INM(x, m) \ argument
271 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_1_INM(x, m) \ argument
275 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_1_OUTM(x,m,v) \ argument
297 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_1_IX_0_INM(x, m) \ argument
301 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_1_IX_0_OUTM(x,m,v) \ argument
315 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_1_IX_1_INM(x, m) \ argument
319 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_1_IX_1_OUTM(x,m,v) \ argument
333 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_VAL_1_INM(x, m) \ argument
347 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_TXN_CTR_1_INM(x, m) \ argument
361 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_2_INM(x, m) \ argument
365 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_2_OUTM(x,m,v) \ argument
387 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_2_IX_0_INM(x, m) \ argument
391 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_2_IX_0_OUTM(x,m,v) \ argument
405 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_2_IX_1_INM(x, m) \ argument
409 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_2_IX_1_OUTM(x,m,v) \ argument
423 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_VAL_2_INM(x, m) \ argument
437 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_TXN_CTR_2_INM(x, m) \ argument
451 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_3_INM(x, m) \ argument
455 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_CFG_3_OUTM(x,m,v) \ argument
477 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_3_IX_0_INM(x, m) \ argument
481 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_3_IX_0_OUTM(x,m,v) \ argument
495 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_3_IX_1_INM(x, m) \ argument
499 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_ID_CFG_3_IX_1_OUTM(x,m,v) \ argument
513 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_CNTR_VAL_3_INM(x, m) \ argument
527 #define HWIO_UMAC_MXI_R0_UMAC_MXI_RD_PERF_TXN_CTR_3_INM(x, m) \ argument
541 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_CFG_0_INM(x, m) \ argument
545 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_CFG_0_OUTM(x,m,v) \ argument
563 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_INM(x, m) \ argument
567 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_OUTM(x,m,v) \ argument
581 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_IX_0_INM(x, m) \ argument
585 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_IX_0_OUTM(x,m,v) \ argument
599 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_IX_1_INM(x, m) \ argument
603 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_0_IX_1_OUTM(x,m,v) \ argument
617 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_VAL_0_INM(x, m) \ argument
631 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_TXN_CTR_0_INM(x, m) \ argument
645 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_CFG_1_INM(x, m) \ argument
649 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_CFG_1_OUTM(x,m,v) \ argument
667 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_IX_0_INM(x, m) \ argument
671 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_IX_0_OUTM(x,m,v) \ argument
685 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_IX_1_INM(x, m) \ argument
689 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_IX_1_OUTM(x,m,v) \ argument
703 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_INM(x, m) \ argument
707 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_ID_CFG_1_OUTM(x,m,v) \ argument
721 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_CNTR_VAL_1_INM(x, m) \ argument
735 #define HWIO_UMAC_MXI_R0_MXI_WR_PERF_TXN_CTR_1_INM(x, m) \ argument
749 #define HWIO_UMAC_MXI_R0_MXI_NULL_REMAP_REG_INM(x, m) \ argument
753 #define HWIO_UMAC_MXI_R0_MXI_NULL_REMAP_REG_OUTM(x,m,v) \ argument
773 #define HWIO_UMAC_MXI_R0_MXI_NULL_REMAP_CFG_REG_INM(x, m) \ argument
777 #define HWIO_UMAC_MXI_R0_MXI_NULL_REMAP_CFG_REG_OUTM(x,m,v) \ argument
791 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_SS_UP_TIMEOUT_INT_CTRL_INM(x, m) \ argument
795 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_SS_UP_TIMEOUT_INT_CTRL_OUTM(x,m,v) \ argument
813 #define HWIO_UMAC_MXI_R0_MXI_S_PARE_REGISTER_INM(x, m) \ argument
817 #define HWIO_UMAC_MXI_R0_MXI_S_PARE_REGISTER_OUTM(x,m,v) \ argument
831 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_BASE_LSB_INM(x, m) \ argument
835 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_BASE_LSB_OUTM(x,m,v) \ argument
849 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_BASE_MSB_INM(x, m) \ argument
853 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_BASE_MSB_OUTM(x,m,v) \ argument
867 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_MASK_LSB_INM(x, m) \ argument
871 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_MASK_LSB_OUTM(x,m,v) \ argument
885 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_MASK_MSB_INM(x, m) \ argument
889 #define HWIO_UMAC_MXI_R0_MXI_INTERNAL_ADDR_MASK_MSB_OUTM(x,m,v) \ argument
907 #define HWIO_UMAC_MXI_R0_WMAC_GXI_TESTBUS_LOWER_INM(x, m) \ argument
921 #define HWIO_UMAC_MXI_R0_WMAC_GXI_TESTBUS_UPPER_INM(x, m) \ argument
935 #define HWIO_UMAC_MXI_R0_WMAC_GXI_SM_STATES_IX_0_INM(x, m) \ argument
953 #define HWIO_UMAC_MXI_R0_WMAC_GXI_END_OF_TEST_CHECK_INM(x, m) \ argument
957 #define HWIO_UMAC_MXI_R0_WMAC_GXI_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
971 #define HWIO_UMAC_MXI_R0_WMAC_GXI_CLOCK_GATE_DISABLE_INM(x, m) \ argument
975 #define HWIO_UMAC_MXI_R0_WMAC_GXI_CLOCK_GATE_DISABLE_OUTM(x,m,v) \ argument
1017 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_ERR_INTS_INM(x, m) \ argument
1047 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_ERR_STATS_INM(x, m) \ argument
1065 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_ZERO_ERR_STATS_INM(x, m) \ argument
1085 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_EXT_ACC_ERR_INTS_INM(x, m) \ argument
1105 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_EXT_ACC_ERR_STATS_INM(x, m) \ argument
1121 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_DEFAULT_CONTROL_INM(x, m) \ argument
1125 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_DEFAULT_CONTROL_OUTM(x,m,v) \ argument
1145 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_REDUCED_CONTROL_INM(x, m) \ argument
1149 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_REDUCED_CONTROL_OUTM(x,m,v) \ argument
1169 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_MISC_CONTROL_IX_0_INM(x, m) \ argument
1173 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_MISC_CONTROL_IX_0_OUTM(x,m,v) \ argument
1195 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_MISC_CONTROL_IX_1_INM(x, m) \ argument
1199 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_MISC_CONTROL_IX_1_OUTM(x,m,v) \ argument
1229 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_WARN_CONTROL_INM(x, m) \ argument
1233 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_WARN_CONTROL_OUTM(x,m,v) \ argument
1249 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_WARN_STATUS_INM(x, m) \ argument
1263 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_IDLE_COUNTERS_INM(x, m) \ argument
1279 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_HW_ERR_CONTROL_INM(x, m) \ argument
1283 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_HW_ERR_CONTROL_OUTM(x,m,v) \ argument
1299 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WDOG_HW_ERR_STATUS_INM(x, m) \ argument
1313 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_LATENCY_CTRL_INM(x, m) \ argument
1317 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_LATENCY_CTRL_OUTM(x,m,v) \ argument
1335 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_LATENCY_CTRL_INM(x, m) \ argument
1339 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_LATENCY_CTRL_OUTM(x,m,v) \ argument
1357 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_0_INM(x, m) \ argument
1361 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_0_OUTM(x,m,v) \ argument
1375 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_ERR_STALL_DISABLE_IX_0_INM(x, m) \ argument
1379 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_ERR_STALL_DISABLE_IX_0_OUTM(x,m,v) \ argument
1393 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_1_INM(x, m) \ argument
1397 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_1_OUTM(x,m,v) \ argument
1411 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_ERR_STALL_DISABLE_IX_1_INM(x, m) \ argument
1415 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_RD_ERR_STALL_DISABLE_IX_1_OUTM(x,m,v) \ argument
1429 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_AXI_OUTSANDING_CTL_INM(x, m) \ argument
1433 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_AXI_OUTSANDING_CTL_OUTM(x,m,v) \ argument
1453 #define HWIO_UMAC_MXI_R0_MXI_CMD_FIFO_DBG_CTL_INM(x, m) \ argument
1457 #define HWIO_UMAC_MXI_R0_MXI_CMD_FIFO_DBG_CTL_OUTM(x,m,v) \ argument
1477 #define HWIO_UMAC_MXI_R0_MXI_CMD_FIFO_DBG_STS_INM(x, m) \ argument
1497 #define HWIO_UMAC_MXI_R0_MXI_CMD_RD_CMD_DBG_LO_INM(x, m) \ argument
1511 #define HWIO_UMAC_MXI_R0_MXI_CMD_RD_CMD_DBG_HI_INM(x, m) \ argument
1525 #define HWIO_UMAC_MXI_R0_MXI_CMD_WR_CMD_DBG_LO_INM(x, m) \ argument
1539 #define HWIO_UMAC_MXI_R0_MXI_CMD_WR_CMD_DBG_HI_INM(x, m) \ argument
1553 #define HWIO_UMAC_MXI_R0_MXI_SS_INT_ADDR_MASK_LSB_INM(x, m) \ argument
1557 #define HWIO_UMAC_MXI_R0_MXI_SS_INT_ADDR_MASK_LSB_OUTM(x,m,v) \ argument
1571 #define HWIO_UMAC_MXI_R0_MXI_SS_INT_ADDR_MASK_MSB_INM(x, m) \ argument
1575 #define HWIO_UMAC_MXI_R0_MXI_SS_INT_ADDR_MASK_MSB_OUTM(x,m,v) \ argument
1589 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_RANGE_LSB_INM(x, m) \ argument
1593 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_RANGE_LSB_OUTM(x,m,v) \ argument
1607 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_RANGE_MSB_INM(x, m) \ argument
1611 #define HWIO_UMAC_MXI_R0_MXI_SS_ADDR_RANGE_MSB_OUTM(x,m,v) \ argument
1625 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_CFG_INM(x, m) \ argument
1629 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_CFG_OUTM(x,m,v) \ argument
1657 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_CFG_INM(x, m) \ argument
1661 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_CFG_OUTM(x,m,v) \ argument
1689 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_ADDR_IX_0_INM(x, m) \ argument
1693 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_ADDR_IX_0_OUTM(x,m,v) \ argument
1707 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_ADDR_IX_1_INM(x, m) \ argument
1711 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_ADDR_IX_1_OUTM(x,m,v) \ argument
1725 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_DATA_IX_0_INM(x, m) \ argument
1729 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_DATA_IX_0_OUTM(x,m,v) \ argument
1743 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_DATA_IX_1_INM(x, m) \ argument
1747 #define HWIO_UMAC_MXI_R0_GXI_WR_ERR_INJ_DATA_IX_1_OUTM(x,m,v) \ argument
1761 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_ADDR_IX_0_INM(x, m) \ argument
1765 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_ADDR_IX_0_OUTM(x,m,v) \ argument
1779 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_ADDR_IX_1_INM(x, m) \ argument
1783 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_ADDR_IX_1_OUTM(x,m,v) \ argument
1797 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_DATA_IX_0_INM(x, m) \ argument
1801 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_DATA_IX_0_OUTM(x,m,v) \ argument
1815 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_DATA_IX_1_INM(x, m) \ argument
1819 #define HWIO_UMAC_MXI_R0_GXI_RD_ERR_INJ_DATA_IX_1_OUTM(x,m,v) \ argument
1833 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_INM(x, m) \ argument
1837 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_OUTM(x,m,v) \ argument
1861 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_ID_BITMAP_IX_0_INM(x, m) \ argument
1865 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_ID_BITMAP_IX_0_OUTM(x,m,v) \ argument
1879 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_ID_BITMAP_IX_1_INM(x, m) \ argument
1883 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_CTRL_ID_BITMAP_IX_1_OUTM(x,m,v) \ argument
1897 #define HWIO_UMAC_MXI_R0_MXI_TRANSACTION_TRACKING_STATUS_INM(x, m) \ argument
1970 #define HWIO_UMAC_MXI_R0_MXI_CURRENT_TIMESTAMP_IX_0_INM(x, m) \ argument
1984 #define HWIO_UMAC_MXI_R0_MXI_CURRENT_TIMESTAMP_IX_1_INM(x, m) \ argument
1998 #define HWIO_UMAC_MXI_R0_GXI_SECURITY_BIT_OVERRIDE_INM(x, m) \ argument
2002 #define HWIO_UMAC_MXI_R0_GXI_SECURITY_BIT_OVERRIDE_OUTM(x,m,v) \ argument
2030 #define HWIO_UMAC_MXI_R0_GXI_FLUSH_ERR_STATS_INM(x, m) \ argument
2050 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_2_INM(x, m) \ argument
2054 #define HWIO_UMAC_MXI_R0_WMAC_GXI_GXI_WR_ERR_STALL_DISABLE_IX_2_OUTM(x,m,v) \ argument
2068 #define HWIO_UMAC_MXI_R1_TESTBUS_CTRL_INM(x, m) \ argument
2072 #define HWIO_UMAC_MXI_R1_TESTBUS_CTRL_OUTM(x,m,v) \ argument
2088 #define HWIO_UMAC_MXI_R1_EVENTMASK_IX_0_INM(x, m) \ argument
2092 #define HWIO_UMAC_MXI_R1_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
2121 #define HWIO_UMAC_MXI_R1_EVENTMASK_IX_1_INM(x, m) \ argument
2125 #define HWIO_UMAC_MXI_R1_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
2139 #define HWIO_UMAC_MXI_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
2143 #define HWIO_UMAC_MXI_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
2163 #define HWIO_UMAC_MXI_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
2167 #define HWIO_UMAC_MXI_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
2189 #define HWIO_WBM_R0_GENERAL_ENABLE_INM(x, m) \ argument
2193 #define HWIO_WBM_R0_GENERAL_ENABLE_OUTM(x,m,v) \ argument
2225 #define HWIO_WBM_R0_DUP_DET_CFG_INM(x, m) \ argument
2229 #define HWIO_WBM_R0_DUP_DET_CFG_OUTM(x,m,v) \ argument
2259 #define HWIO_WBM_R0_MLO_GXI_TRANSFER_PRIORITY_INM(x, m) \ argument
2263 #define HWIO_WBM_R0_MLO_GXI_TRANSFER_PRIORITY_OUTM(x,m,v) \ argument
2291 #define HWIO_WBM_R0_MLO_POSTED_WRITE_CTRL_INM(x, m) \ argument
2295 #define HWIO_WBM_R0_MLO_POSTED_WRITE_CTRL_OUTM(x,m,v) \ argument
2315 #define HWIO_WBM_R0_VC_ID_CFG_INM(x, m) \ argument
2319 #define HWIO_WBM_R0_VC_ID_CFG_OUTM(x,m,v) \ argument
2365 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_INM(x, m) \ argument
2369 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_OUTM(x,m,v) \ argument
2395 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_2_INM(x, m) \ argument
2399 #define HWIO_WBM_R0_RELEASE_RING_ENABLE_2_OUTM(x,m,v) \ argument
2419 #define HWIO_WBM_R0_MSDU_BUFFER_RING_ENABLE_INM(x, m) \ argument
2423 #define HWIO_WBM_R0_MSDU_BUFFER_RING_ENABLE_OUTM(x,m,v) \ argument
2447 #define HWIO_WBM_R0_LINK_DESC_RING_ENABLE_INM(x, m) \ argument
2451 #define HWIO_WBM_R0_LINK_DESC_RING_ENABLE_OUTM(x,m,v) \ argument
2477 #define HWIO_WBM_R0_OWN_CHIP_ID_INM(x, m) \ argument
2481 #define HWIO_WBM_R0_OWN_CHIP_ID_OUTM(x,m,v) \ argument
2495 #define HWIO_WBM_R0_MLO_OUT1_CFG_INM(x, m) \ argument
2499 #define HWIO_WBM_R0_MLO_OUT1_CFG_OUTM(x,m,v) \ argument
2519 #define HWIO_WBM_R0_MLO_OUT2_CFG_INM(x, m) \ argument
2523 #define HWIO_WBM_R0_MLO_OUT2_CFG_OUTM(x,m,v) \ argument
2543 #define HWIO_WBM_R0_MISC_RING_ENABLE_INM(x, m) \ argument
2547 #define HWIO_WBM_R0_MISC_RING_ENABLE_OUTM(x,m,v) \ argument
2585 #define HWIO_WBM_R0_RELEASE_RING_STATUS_INM(x, m) \ argument
2611 #define HWIO_WBM_R0_RELEASE_RING_STATUS_2_INM(x, m) \ argument
2631 #define HWIO_WBM_R0_DUP_DET_START_COOKIE_INM(x, m) \ argument
2635 #define HWIO_WBM_R0_DUP_DET_START_COOKIE_OUTM(x,m,v) \ argument
2649 #define HWIO_WBM_R0_SW_COOKIE_CFG0_INM(x, m) \ argument
2653 #define HWIO_WBM_R0_SW_COOKIE_CFG0_OUTM(x,m,v) \ argument
2667 #define HWIO_WBM_R0_SW_COOKIE_CFG1_INM(x, m) \ argument
2671 #define HWIO_WBM_R0_SW_COOKIE_CFG1_OUTM(x,m,v) \ argument
2691 #define HWIO_WBM_R0_BP_WARNING_STATUS_INM(x, m) \ argument
2705 #define HWIO_WBM_R0_MSDU_BUFFER_RING_STATUS_INM(x, m) \ argument
2729 #define HWIO_WBM_R0_LINK_DESC_RING_STATUS_INM(x, m) \ argument
2755 #define HWIO_WBM_R0_MISC_RING_STATUS_INM(x, m) \ argument
2793 #define HWIO_WBM_R0_RELEASE_RING_FLUSH_INM(x, m) \ argument
2797 #define HWIO_WBM_R0_RELEASE_RING_FLUSH_OUTM(x,m,v) \ argument
2817 #define HWIO_WBM_R0_IDLE_STATUS_INM(x, m) \ argument
2873 #define HWIO_WBM_R0_IDLE_SEQUENCE_INM(x, m) \ argument
2891 #define HWIO_WBM_R0_MSDU_PARSER_CONTROL_INM(x, m) \ argument
2895 #define HWIO_WBM_R0_MSDU_PARSER_CONTROL_OUTM(x,m,v) \ argument
2913 #define HWIO_WBM_R0_MSDU_PARSER_STATUS_INM(x, m) \ argument
2935 #define HWIO_WBM_R0_MISC_CONTROL_INM(x, m) \ argument
2939 #define HWIO_WBM_R0_MISC_CONTROL_OUTM(x,m,v) \ argument
2957 #define HWIO_WBM_R0_SPARE_CTRL_2_INM(x, m) \ argument
2961 #define HWIO_WBM_R0_SPARE_CTRL_2_OUTM(x,m,v) \ argument
2975 #define HWIO_WBM_R0_RING_PRIORITY_CFG0_INM(x, m) \ argument
2979 #define HWIO_WBM_R0_RING_PRIORITY_CFG0_OUTM(x,m,v) \ argument
3015 #define HWIO_WBM_R0_RING_PRIORITY_CFG1_INM(x, m) \ argument
3019 #define HWIO_WBM_R0_RING_PRIORITY_CFG1_OUTM(x,m,v) \ argument
3051 #define HWIO_WBM_R0_WBM_CFG_2_INM(x, m) \ argument
3055 #define HWIO_WBM_R0_WBM_CFG_2_OUTM(x,m,v) \ argument
3075 #define HWIO_WBM_R0_SW_COOKIE_CONVERT_CFG_INM(x, m) \ argument
3079 #define HWIO_WBM_R0_SW_COOKIE_CONVERT_CFG_OUTM(x,m,v) \ argument
3109 #define HWIO_WBM_R0_LINK_DESC_RING_CFG0_INM(x, m) \ argument
3113 #define HWIO_WBM_R0_LINK_DESC_RING_CFG0_OUTM(x,m,v) \ argument
3129 #define HWIO_WBM_R0_LINK_DESC_RING_CFG1_INM(x, m) \ argument
3133 #define HWIO_WBM_R0_LINK_DESC_RING_CFG1_OUTM(x,m,v) \ argument
3149 #define HWIO_WBM_R0_LINK_DESC_RING_CFG2_INM(x, m) \ argument
3153 #define HWIO_WBM_R0_LINK_DESC_RING_CFG2_OUTM(x,m,v) \ argument
3167 #define HWIO_WBM_R0_LINK_DESC_RING_CFG3_INM(x, m) \ argument
3171 #define HWIO_WBM_R0_LINK_DESC_RING_CFG3_OUTM(x,m,v) \ argument
3187 #define HWIO_WBM_R0_LINK_DESC_RING_CFG4_INM(x, m) \ argument
3191 #define HWIO_WBM_R0_LINK_DESC_RING_CFG4_OUTM(x,m,v) \ argument
3207 #define HWIO_WBM_R0_LINK_DESC_RING_CFG5_INM(x, m) \ argument
3211 #define HWIO_WBM_R0_LINK_DESC_RING_CFG5_OUTM(x,m,v) \ argument
3225 #define HWIO_WBM_R0_WATCHDOG_TIMEOUT_INM(x, m) \ argument
3229 #define HWIO_WBM_R0_WATCHDOG_TIMEOUT_OUTM(x,m,v) \ argument
3245 #define HWIO_WBM_R0_WARNING_WATCHDOG_TIMEOUT_INM(x, m) \ argument
3249 #define HWIO_WBM_R0_WARNING_WATCHDOG_TIMEOUT_OUTM(x,m,v) \ argument
3265 #define HWIO_WBM_R0_CACHE_CTRL_LPM_WATCHDOG_LIMIT_INM(x, m) \ argument
3269 #define HWIO_WBM_R0_CACHE_CTRL_LPM_WATCHDOG_LIMIT_OUTM(x,m,v) \ argument
3285 #define HWIO_WBM_R0_RLS_PARSER_SM_STUCK_INFO_INM(x, m) \ argument
3303 #define HWIO_WBM_R0_INTERRUPT_DATA_CAPTURE_INM(x, m) \ argument
3329 #define HWIO_WBM_R0_INTERRUPT_DATA_CAPTURE2_INM(x, m) \ argument
3343 #define HWIO_WBM_R0_INVALID_APB_ACC_ADDR_INM(x, m) \ argument
3359 #define HWIO_WBM_R0_WATERMARK_LOWER_COUNTER_CTRL_INM(x, m) \ argument
3363 #define HWIO_WBM_R0_WATERMARK_LOWER_COUNTER_CTRL_OUTM(x,m,v) \ argument
3381 #define HWIO_WBM_R0_FREEPOOL_PATH_LINK_DIST_COUNTER_INM(x, m) \ argument
3395 #define HWIO_WBM_R0_BYPASS_PATH_LINK_DIST_COUNTER_INM(x, m) \ argument
3409 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_TQM_INM(x, m) \ argument
3423 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_REO_INM(x, m) \ argument
3437 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_SW_INM(x, m) \ argument
3451 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_FW_INM(x, m) \ argument
3465 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_RXDMA_INM(x, m) \ argument
3479 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_CLR_INM(x, m) \ argument
3483 #define HWIO_WBM_R0_VALID_BELOW_LT_COUNT_CLR_OUTM(x,m,v) \ argument
3505 #define HWIO_WBM_R0_MSDU_PARSE_DUP_DETECT_INDICATION_INM(x, m) \ argument
3523 #define HWIO_WBM_R0_RLS_PARSE_DUP_DETECT_INDICATION_INM(x, m) \ argument
3541 #define HWIO_WBM_R0_IDLE_DIST_DUP_DET_INDICATION_INM(x, m) \ argument
3559 #define HWIO_WBM_R0_TQM_LINKS_DISTRIBUTED_INM(x, m) \ argument
3573 #define HWIO_WBM_R0_REO_LINKS_DISTRIBUTED_INM(x, m) \ argument
3587 #define HWIO_WBM_R0_SW_LINKS_DISTRIBUTED_INM(x, m) \ argument
3601 #define HWIO_WBM_R0_FW_LINKS_DISTRIBUTED_INM(x, m) \ argument
3615 #define HWIO_WBM_R0_RXDMA0_LINKS_DISTRIBUTED_INM(x, m) \ argument
3629 #define HWIO_WBM_R0_TOTAL_LINKS_DISTRIBUTED_INM(x, m) \ argument
3643 #define HWIO_WBM_R0_TOTAL_LINKS_AVAILABLE_INM(x, m) \ argument
3657 #define HWIO_WBM_R0_DUP_DET_FIFO_RD_CTRL_INM(x, m) \ argument
3661 #define HWIO_WBM_R0_DUP_DET_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3677 #define HWIO_WBM_R0_DUP_DET_FIFO_RD_DATA_0_INM(x, m) \ argument
3691 #define HWIO_WBM_R0_DUP_DET_FIFO_RD_DATA_1_INM(x, m) \ argument
3705 #define HWIO_WBM_R0_IDLE_LIST_FIFO_DETAILS_INM(x, m) \ argument
3721 #define HWIO_WBM_R0_IDLE_LIST_FIFO_RD_CTRL_INM(x, m) \ argument
3725 #define HWIO_WBM_R0_IDLE_LIST_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3741 #define HWIO_WBM_R0_IDLE_LIST_FIFO_RD_DATA_0_INM(x, m) \ argument
3755 #define HWIO_WBM_R0_IDLE_LIST_FIFO_RD_DATA_1_INM(x, m) \ argument
3769 #define HWIO_WBM_R0_IDLE_PROD_FIFO_DETAILS_INM(x, m) \ argument
3789 #define HWIO_WBM_R0_IDLE_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
3793 #define HWIO_WBM_R0_IDLE_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3809 #define HWIO_WBM_R0_IDLE_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
3823 #define HWIO_WBM_R0_IDLE_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
3837 #define HWIO_WBM_R0_IDLE_PROD_BP_FIFO_RD_CTRL_INM(x, m) \ argument
3841 #define HWIO_WBM_R0_IDLE_PROD_BP_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3857 #define HWIO_WBM_R0_IDLE_PROD_BP_FIFO_RD_DATA_0_INM(x, m) \ argument
3871 #define HWIO_WBM_R0_IDLE_PROD_BP_FIFO_RD_DATA_1_INM(x, m) \ argument
3885 #define HWIO_WBM_R0_RLS_PARSER_FIFO_DETAILS_INM(x, m) \ argument
3901 #define HWIO_WBM_R0_RLS_PARSER_FIFO_RD_CTRL_INM(x, m) \ argument
3905 #define HWIO_WBM_R0_RLS_PARSER_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3921 #define HWIO_WBM_R0_RLS_PARSER_FIFO_RD_DATA_0_INM(x, m) \ argument
3935 #define HWIO_WBM_R0_RLS_PARSER_FIFO_RD_DATA_1_INM(x, m) \ argument
3949 #define HWIO_WBM_R0_SW0_PROD_FIFO_DETAILS_INM(x, m) \ argument
3965 #define HWIO_WBM_R0_SW0_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
3969 #define HWIO_WBM_R0_SW0_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
3985 #define HWIO_WBM_R0_SW0_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
3999 #define HWIO_WBM_R0_SW0_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4013 #define HWIO_WBM_R0_SW1_PROD_FIFO_DETAILS_INM(x, m) \ argument
4029 #define HWIO_WBM_R0_SW1_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4033 #define HWIO_WBM_R0_SW1_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4049 #define HWIO_WBM_R0_SW1_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4063 #define HWIO_WBM_R0_SW1_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4077 #define HWIO_WBM_R0_SW2_PROD_FIFO_DETAILS_INM(x, m) \ argument
4093 #define HWIO_WBM_R0_SW2_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4097 #define HWIO_WBM_R0_SW2_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4113 #define HWIO_WBM_R0_SW2_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4127 #define HWIO_WBM_R0_SW2_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4141 #define HWIO_WBM_R0_SW3_PROD_FIFO_DETAILS_INM(x, m) \ argument
4157 #define HWIO_WBM_R0_SW3_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4161 #define HWIO_WBM_R0_SW3_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4177 #define HWIO_WBM_R0_SW3_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4191 #define HWIO_WBM_R0_SW3_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4205 #define HWIO_WBM_R0_SW4_PROD_FIFO_DETAILS_INM(x, m) \ argument
4221 #define HWIO_WBM_R0_SW4_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4225 #define HWIO_WBM_R0_SW4_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4241 #define HWIO_WBM_R0_SW4_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4255 #define HWIO_WBM_R0_SW4_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4269 #define HWIO_WBM_R0_SW5_PROD_FIFO_DETAILS_INM(x, m) \ argument
4285 #define HWIO_WBM_R0_SW5_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4289 #define HWIO_WBM_R0_SW5_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4305 #define HWIO_WBM_R0_SW5_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4319 #define HWIO_WBM_R0_SW5_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4333 #define HWIO_WBM_R0_SW6_PROD_FIFO_DETAILS_INM(x, m) \ argument
4349 #define HWIO_WBM_R0_SW6_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4353 #define HWIO_WBM_R0_SW6_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4369 #define HWIO_WBM_R0_SW6_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4383 #define HWIO_WBM_R0_SW6_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4397 #define HWIO_WBM_R0_FW_PROD_FIFO_DETAILS_INM(x, m) \ argument
4413 #define HWIO_WBM_R0_FW_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4417 #define HWIO_WBM_R0_FW_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4433 #define HWIO_WBM_R0_FW_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4447 #define HWIO_WBM_R0_FW_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4461 #define HWIO_WBM_R0_ERR_PROD_FIFO_DETAILS_INM(x, m) \ argument
4477 #define HWIO_WBM_R0_ERR_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4481 #define HWIO_WBM_R0_ERR_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4497 #define HWIO_WBM_R0_ERR_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4511 #define HWIO_WBM_R0_ERR_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4525 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_DETAILS_INM(x, m) \ argument
4541 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4545 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4561 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4575 #define HWIO_WBM_R0_MLO_OUT1_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4589 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_DETAILS_INM(x, m) \ argument
4605 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
4609 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4625 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
4639 #define HWIO_WBM_R0_MLO_OUT2_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
4653 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_RD_CTRL_INM(x, m) \ argument
4657 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4673 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_DETAILS_INM(x, m) \ argument
4689 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_RD_DATA_0_INM(x, m) \ argument
4703 #define HWIO_WBM_R0_MSDU_PARSER_FIFO_RD_DATA_1_INM(x, m) \ argument
4717 #define HWIO_WBM_R0_CACHE_CTRL0_FIFO_DETAILS_INM(x, m) \ argument
4733 #define HWIO_WBM_R0_CACHE_CTRL0_FIFO_RD_CTRL_INM(x, m) \ argument
4737 #define HWIO_WBM_R0_CACHE_CTRL0_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
4753 #define HWIO_WBM_R0_CACHE_CTRL0_FIFO_RD_DATA_0_INM(x, m) \ argument
4767 #define HWIO_WBM_R0_MSDU_PARSER_CURRENT_COOKIE_INFO_INM(x, m) \ argument
4781 #define HWIO_WBM_R0_RLS_PARSER_CURRENT_COOKIE_INFO_INM(x, m) \ argument
4795 #define HWIO_WBM_R0_IDLE_LIST_CONTROL_INM(x, m) \ argument
4799 #define HWIO_WBM_R0_IDLE_LIST_CONTROL_OUTM(x,m,v) \ argument
4817 #define HWIO_WBM_R0_IDLE_LIST_SIZE_INM(x, m) \ argument
4821 #define HWIO_WBM_R0_IDLE_LIST_SIZE_OUTM(x,m,v) \ argument
4837 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_LIST_BASE_LSB_INM(x, m) \ argument
4841 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_LIST_BASE_LSB_OUTM(x,m,v) \ argument
4855 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_LIST_BASE_MSB_INM(x, m) \ argument
4859 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_LIST_BASE_MSB_OUTM(x,m,v) \ argument
4875 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HEAD_INFO_IX0_INM(x, m) \ argument
4879 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HEAD_INFO_IX0_OUTM(x,m,v) \ argument
4893 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HEAD_INFO_IX1_INM(x, m) \ argument
4897 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HEAD_INFO_IX1_OUTM(x,m,v) \ argument
4913 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TAIL_INFO_IX0_INM(x, m) \ argument
4917 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TAIL_INFO_IX0_OUTM(x,m,v) \ argument
4931 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TAIL_INFO_IX1_INM(x, m) \ argument
4935 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TAIL_INFO_IX1_OUTM(x,m,v) \ argument
4951 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HP_INM(x, m) \ argument
4955 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_HP_OUTM(x,m,v) \ argument
4969 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TP_INM(x, m) \ argument
4973 #define HWIO_WBM_R0_SCATTERED_LINK_DESC_PTR_TP_OUTM(x,m,v) \ argument
4987 #define HWIO_WBM_R0_CLK_GATE_CTRL_INM(x, m) \ argument
4991 #define HWIO_WBM_R0_CLK_GATE_CTRL_OUTM(x,m,v) \ argument
5011 #define HWIO_WBM_R0_TQM_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
5015 #define HWIO_WBM_R0_TQM_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
5029 #define HWIO_WBM_R0_TQM_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
5033 #define HWIO_WBM_R0_TQM_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
5049 #define HWIO_WBM_R0_TQM_RELEASE_RING_ID_INM(x, m) \ argument
5053 #define HWIO_WBM_R0_TQM_RELEASE_RING_ID_OUTM(x,m,v) \ argument
5067 #define HWIO_WBM_R0_TQM_RELEASE_RING_STATUS_INM(x, m) \ argument
5083 #define HWIO_WBM_R0_TQM_RELEASE_RING_MISC_INM(x, m) \ argument
5087 #define HWIO_WBM_R0_TQM_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
5121 #define HWIO_WBM_R0_TQM_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
5125 #define HWIO_WBM_R0_TQM_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
5139 #define HWIO_WBM_R0_TQM_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
5143 #define HWIO_WBM_R0_TQM_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
5157 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
5161 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
5179 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
5183 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
5197 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
5215 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
5219 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
5233 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
5237 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
5251 #define HWIO_WBM_R0_TQM_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
5267 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
5271 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
5285 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
5289 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
5305 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
5309 #define HWIO_WBM_R0_TQM_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
5323 #define HWIO_WBM_R0_TQM_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
5327 #define HWIO_WBM_R0_TQM_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
5341 #define HWIO_WBM_R0_TQM_RELEASE_RING_MISC_1_INM(x, m) \ argument
5345 #define HWIO_WBM_R0_TQM_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
5361 #define HWIO_WBM_R0_REO_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
5365 #define HWIO_WBM_R0_REO_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
5379 #define HWIO_WBM_R0_REO_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
5383 #define HWIO_WBM_R0_REO_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
5399 #define HWIO_WBM_R0_REO_RELEASE_RING_ID_INM(x, m) \ argument
5403 #define HWIO_WBM_R0_REO_RELEASE_RING_ID_OUTM(x,m,v) \ argument
5417 #define HWIO_WBM_R0_REO_RELEASE_RING_STATUS_INM(x, m) \ argument
5433 #define HWIO_WBM_R0_REO_RELEASE_RING_MISC_INM(x, m) \ argument
5437 #define HWIO_WBM_R0_REO_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
5471 #define HWIO_WBM_R0_REO_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
5475 #define HWIO_WBM_R0_REO_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
5489 #define HWIO_WBM_R0_REO_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
5493 #define HWIO_WBM_R0_REO_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
5507 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
5511 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
5529 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
5533 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
5547 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
5565 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
5569 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
5583 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
5587 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
5601 #define HWIO_WBM_R0_REO_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
5617 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
5621 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
5635 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
5639 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
5655 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
5659 #define HWIO_WBM_R0_REO_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
5673 #define HWIO_WBM_R0_REO_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
5677 #define HWIO_WBM_R0_REO_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
5691 #define HWIO_WBM_R0_REO_RELEASE_RING_MISC_1_INM(x, m) \ argument
5695 #define HWIO_WBM_R0_REO_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
5711 #define HWIO_WBM_R0_SW_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
5715 #define HWIO_WBM_R0_SW_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
5729 #define HWIO_WBM_R0_SW_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
5733 #define HWIO_WBM_R0_SW_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
5749 #define HWIO_WBM_R0_SW_RELEASE_RING_ID_INM(x, m) \ argument
5753 #define HWIO_WBM_R0_SW_RELEASE_RING_ID_OUTM(x,m,v) \ argument
5767 #define HWIO_WBM_R0_SW_RELEASE_RING_STATUS_INM(x, m) \ argument
5783 #define HWIO_WBM_R0_SW_RELEASE_RING_MISC_INM(x, m) \ argument
5787 #define HWIO_WBM_R0_SW_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
5821 #define HWIO_WBM_R0_SW_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
5825 #define HWIO_WBM_R0_SW_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
5839 #define HWIO_WBM_R0_SW_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
5843 #define HWIO_WBM_R0_SW_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
5857 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
5861 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
5879 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
5883 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
5897 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
5915 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
5919 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
5933 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
5937 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
5951 #define HWIO_WBM_R0_SW_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
5967 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
5971 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
5985 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
5989 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
6005 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
6009 #define HWIO_WBM_R0_SW_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
6023 #define HWIO_WBM_R0_SW_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
6027 #define HWIO_WBM_R0_SW_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
6041 #define HWIO_WBM_R0_SW_RELEASE_RING_MISC_1_INM(x, m) \ argument
6045 #define HWIO_WBM_R0_SW_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
6061 #define HWIO_WBM_R0_FW_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
6065 #define HWIO_WBM_R0_FW_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
6079 #define HWIO_WBM_R0_FW_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
6083 #define HWIO_WBM_R0_FW_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
6099 #define HWIO_WBM_R0_FW_RELEASE_RING_ID_INM(x, m) \ argument
6103 #define HWIO_WBM_R0_FW_RELEASE_RING_ID_OUTM(x,m,v) \ argument
6117 #define HWIO_WBM_R0_FW_RELEASE_RING_STATUS_INM(x, m) \ argument
6133 #define HWIO_WBM_R0_FW_RELEASE_RING_MISC_INM(x, m) \ argument
6137 #define HWIO_WBM_R0_FW_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
6171 #define HWIO_WBM_R0_FW_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
6175 #define HWIO_WBM_R0_FW_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
6189 #define HWIO_WBM_R0_FW_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
6193 #define HWIO_WBM_R0_FW_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
6207 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
6211 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
6229 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
6233 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
6247 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
6265 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
6269 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
6283 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
6287 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
6301 #define HWIO_WBM_R0_FW_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
6317 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
6321 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
6335 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
6339 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
6355 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
6359 #define HWIO_WBM_R0_FW_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
6373 #define HWIO_WBM_R0_FW_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
6377 #define HWIO_WBM_R0_FW_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
6391 #define HWIO_WBM_R0_FW_RELEASE_RING_MISC_1_INM(x, m) \ argument
6395 #define HWIO_WBM_R0_FW_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
6411 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
6415 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
6429 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
6433 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
6449 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_ID_INM(x, m) \ argument
6453 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_ID_OUTM(x,m,v) \ argument
6467 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_STATUS_INM(x, m) \ argument
6483 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MISC_INM(x, m) \ argument
6487 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
6521 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_TP_ADDR_LSB_INM(x, m) \ argument
6525 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
6539 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_TP_ADDR_MSB_INM(x, m) \ argument
6543 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
6557 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
6561 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
6579 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
6583 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
6597 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
6615 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
6619 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
6633 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
6637 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
6651 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
6667 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
6671 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
6685 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
6689 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
6705 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
6709 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
6723 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
6727 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
6741 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MISC_1_INM(x, m) \ argument
6745 #define HWIO_WBM_R0_RXDMA0_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
6761 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_BASE_LSB_INM(x, m) \ argument
6765 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
6779 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_BASE_MSB_INM(x, m) \ argument
6783 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
6799 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_ID_INM(x, m) \ argument
6803 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_ID_OUTM(x,m,v) \ argument
6819 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_STATUS_INM(x, m) \ argument
6835 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MISC_INM(x, m) \ argument
6839 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MISC_OUTM(x,m,v) \ argument
6877 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
6881 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
6895 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
6899 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
6913 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
6917 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
6935 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
6953 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
6957 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
6971 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
6975 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
6989 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
6993 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
7009 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_DATA_INM(x, m) \ argument
7013 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
7027 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
7031 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
7051 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
7055 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
7069 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
7073 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
7089 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_DATA_INM(x, m) \ argument
7093 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
7107 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
7111 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
7125 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MISC_1_INM(x, m) \ argument
7129 #define HWIO_WBM_R0_WBM2TQM_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
7145 #define HWIO_WBM_R0_WBM2REO_LINK_RING_BASE_LSB_INM(x, m) \ argument
7149 #define HWIO_WBM_R0_WBM2REO_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
7163 #define HWIO_WBM_R0_WBM2REO_LINK_RING_BASE_MSB_INM(x, m) \ argument
7167 #define HWIO_WBM_R0_WBM2REO_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
7183 #define HWIO_WBM_R0_WBM2REO_LINK_RING_ID_INM(x, m) \ argument
7187 #define HWIO_WBM_R0_WBM2REO_LINK_RING_ID_OUTM(x,m,v) \ argument
7203 #define HWIO_WBM_R0_WBM2REO_LINK_RING_STATUS_INM(x, m) \ argument
7219 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MISC_INM(x, m) \ argument
7223 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MISC_OUTM(x,m,v) \ argument
7261 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
7265 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
7279 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
7283 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
7297 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
7301 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
7319 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
7337 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
7341 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
7355 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
7359 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
7373 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
7377 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
7393 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_DATA_INM(x, m) \ argument
7397 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
7411 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
7415 #define HWIO_WBM_R0_WBM2REO_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
7435 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
7439 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
7453 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
7457 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
7473 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_DATA_INM(x, m) \ argument
7477 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
7491 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
7495 #define HWIO_WBM_R0_WBM2REO_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
7509 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MISC_1_INM(x, m) \ argument
7513 #define HWIO_WBM_R0_WBM2REO_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
7529 #define HWIO_WBM_R0_WBM2SW_LINK_RING_BASE_LSB_INM(x, m) \ argument
7533 #define HWIO_WBM_R0_WBM2SW_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
7547 #define HWIO_WBM_R0_WBM2SW_LINK_RING_BASE_MSB_INM(x, m) \ argument
7551 #define HWIO_WBM_R0_WBM2SW_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
7567 #define HWIO_WBM_R0_WBM2SW_LINK_RING_ID_INM(x, m) \ argument
7571 #define HWIO_WBM_R0_WBM2SW_LINK_RING_ID_OUTM(x,m,v) \ argument
7587 #define HWIO_WBM_R0_WBM2SW_LINK_RING_STATUS_INM(x, m) \ argument
7603 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MISC_INM(x, m) \ argument
7607 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MISC_OUTM(x,m,v) \ argument
7645 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
7649 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
7663 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
7667 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
7681 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
7685 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
7703 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
7721 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
7725 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
7739 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
7743 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
7757 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
7761 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
7777 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_DATA_INM(x, m) \ argument
7781 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
7795 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
7799 #define HWIO_WBM_R0_WBM2SW_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
7819 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
7823 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
7837 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
7841 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
7857 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_DATA_INM(x, m) \ argument
7861 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
7875 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
7879 #define HWIO_WBM_R0_WBM2SW_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
7893 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MISC_1_INM(x, m) \ argument
7897 #define HWIO_WBM_R0_WBM2SW_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
7913 #define HWIO_WBM_R0_WBM2FW_LINK_RING_BASE_LSB_INM(x, m) \ argument
7917 #define HWIO_WBM_R0_WBM2FW_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
7931 #define HWIO_WBM_R0_WBM2FW_LINK_RING_BASE_MSB_INM(x, m) \ argument
7935 #define HWIO_WBM_R0_WBM2FW_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
7951 #define HWIO_WBM_R0_WBM2FW_LINK_RING_ID_INM(x, m) \ argument
7955 #define HWIO_WBM_R0_WBM2FW_LINK_RING_ID_OUTM(x,m,v) \ argument
7971 #define HWIO_WBM_R0_WBM2FW_LINK_RING_STATUS_INM(x, m) \ argument
7987 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MISC_INM(x, m) \ argument
7991 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MISC_OUTM(x,m,v) \ argument
8029 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
8033 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
8047 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
8051 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
8065 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
8069 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
8087 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
8105 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
8109 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
8123 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
8127 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
8141 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
8145 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
8161 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_DATA_INM(x, m) \ argument
8165 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
8179 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
8183 #define HWIO_WBM_R0_WBM2FW_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
8203 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
8207 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
8221 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
8225 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
8241 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_DATA_INM(x, m) \ argument
8245 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
8259 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
8263 #define HWIO_WBM_R0_WBM2FW_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
8277 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MISC_1_INM(x, m) \ argument
8281 #define HWIO_WBM_R0_WBM2FW_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
8297 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_BASE_LSB_INM(x, m) \ argument
8301 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
8315 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_BASE_MSB_INM(x, m) \ argument
8319 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
8335 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_ID_INM(x, m) \ argument
8339 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_ID_OUTM(x,m,v) \ argument
8355 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_STATUS_INM(x, m) \ argument
8371 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MISC_INM(x, m) \ argument
8375 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MISC_OUTM(x,m,v) \ argument
8413 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
8417 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
8431 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
8435 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
8449 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
8453 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
8471 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
8489 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
8493 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
8507 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
8511 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
8525 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
8529 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
8545 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_DATA_INM(x, m) \ argument
8549 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
8563 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
8567 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
8587 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_BASE_LSB_INM(x, m) \ argument
8591 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
8605 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_BASE_MSB_INM(x, m) \ argument
8609 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
8625 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_DATA_INM(x, m) \ argument
8629 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MSI2_DATA_OUTM(x,m,v) \ argument
8643 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
8647 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
8661 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MISC_1_INM(x, m) \ argument
8665 #define HWIO_WBM_R0_WBM2RXDMA0_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
8681 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_BASE_LSB_INM(x, m) \ argument
8685 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
8699 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_BASE_MSB_INM(x, m) \ argument
8703 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
8719 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_ID_INM(x, m) \ argument
8723 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_ID_OUTM(x,m,v) \ argument
8739 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_STATUS_INM(x, m) \ argument
8755 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_MISC_INM(x, m) \ argument
8759 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_MISC_OUTM(x,m,v) \ argument
8797 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_ADDR_LSB_INM(x, m) \ argument
8801 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
8815 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_ADDR_MSB_INM(x, m) \ argument
8819 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
8833 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_TP_ADDR_LSB_INM(x, m) \ argument
8837 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
8851 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_TP_ADDR_MSB_INM(x, m) \ argument
8855 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
8869 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
8873 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
8891 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
8909 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
8913 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
8927 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
8931 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
8949 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
8953 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
8967 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
8985 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
8989 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
9003 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
9007 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
9021 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
9037 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
9041 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
9061 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
9065 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
9079 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_MISC_1_INM(x, m) \ argument
9083 #define HWIO_WBM_R0_WBM_IDLE_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
9099 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
9103 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
9117 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
9121 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
9137 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_ID_INM(x, m) \ argument
9141 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_ID_OUTM(x,m,v) \ argument
9157 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_STATUS_INM(x, m) \ argument
9173 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MISC_INM(x, m) \ argument
9177 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
9215 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
9219 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
9233 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
9237 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
9251 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
9255 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
9273 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
9291 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
9295 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
9309 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
9313 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
9327 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
9331 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
9347 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
9351 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
9365 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
9369 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
9389 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
9393 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
9407 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
9411 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
9427 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
9431 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
9445 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
9449 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
9463 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MISC_1_INM(x, m) \ argument
9467 #define HWIO_WBM_R0_WBM2FW_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
9483 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
9487 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
9501 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
9505 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
9521 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_ID_INM(x, m) \ argument
9525 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_ID_OUTM(x,m,v) \ argument
9541 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_STATUS_INM(x, m) \ argument
9557 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MISC_INM(x, m) \ argument
9561 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
9599 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
9603 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
9617 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
9621 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
9635 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
9639 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
9657 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
9675 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
9679 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
9693 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
9697 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
9711 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
9715 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
9731 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
9735 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
9749 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
9753 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
9773 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
9777 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
9791 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
9795 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
9811 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
9815 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
9829 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
9833 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
9847 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MISC_1_INM(x, m) \ argument
9851 #define HWIO_WBM_R0_WBM2SW0_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
9867 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
9871 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
9885 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
9889 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
9905 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_ID_INM(x, m) \ argument
9909 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_ID_OUTM(x,m,v) \ argument
9925 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_STATUS_INM(x, m) \ argument
9941 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MISC_INM(x, m) \ argument
9945 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
9983 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
9987 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
10001 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
10005 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
10019 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
10023 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
10041 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
10059 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
10063 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
10077 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
10081 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
10095 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
10099 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
10115 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
10119 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
10133 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
10137 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
10157 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
10161 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
10175 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
10179 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
10195 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
10199 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
10213 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
10217 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
10231 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MISC_1_INM(x, m) \ argument
10235 #define HWIO_WBM_R0_WBM2SW1_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
10251 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
10255 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
10269 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
10273 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
10289 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_ID_INM(x, m) \ argument
10293 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_ID_OUTM(x,m,v) \ argument
10309 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_STATUS_INM(x, m) \ argument
10325 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MISC_INM(x, m) \ argument
10329 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
10367 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
10371 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
10385 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
10389 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
10403 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
10407 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
10425 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
10443 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
10447 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
10461 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
10465 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
10479 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
10483 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
10499 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
10503 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
10517 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
10521 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
10541 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
10545 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
10559 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
10563 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
10579 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
10583 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
10597 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
10601 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
10615 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MISC_1_INM(x, m) \ argument
10619 #define HWIO_WBM_R0_WBM2SW2_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
10635 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
10639 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
10653 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
10657 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
10673 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_ID_INM(x, m) \ argument
10677 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_ID_OUTM(x,m,v) \ argument
10693 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_STATUS_INM(x, m) \ argument
10709 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MISC_INM(x, m) \ argument
10713 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
10751 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
10755 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
10769 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
10773 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
10787 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
10791 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
10809 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
10827 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
10831 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
10845 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
10849 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
10863 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
10867 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
10883 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
10887 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
10901 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
10905 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
10925 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
10929 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
10943 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
10947 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
10963 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
10967 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
10981 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
10985 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
10999 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MISC_1_INM(x, m) \ argument
11003 #define HWIO_WBM_R0_WBM2SW3_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
11019 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
11023 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
11037 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
11041 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
11057 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_ID_INM(x, m) \ argument
11061 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_ID_OUTM(x,m,v) \ argument
11077 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_STATUS_INM(x, m) \ argument
11093 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MISC_INM(x, m) \ argument
11097 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
11135 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
11139 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
11153 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
11157 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
11171 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
11175 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
11193 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
11211 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
11215 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
11229 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
11233 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
11247 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
11251 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
11267 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
11271 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
11285 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
11289 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
11309 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
11313 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
11327 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
11331 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
11347 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
11351 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
11365 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
11369 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
11383 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MISC_1_INM(x, m) \ argument
11387 #define HWIO_WBM_R0_WBM2SW4_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
11403 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
11407 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
11421 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
11425 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
11441 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_ID_INM(x, m) \ argument
11445 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_ID_OUTM(x,m,v) \ argument
11461 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_STATUS_INM(x, m) \ argument
11477 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MISC_INM(x, m) \ argument
11481 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
11519 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
11523 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
11537 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
11541 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
11555 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
11559 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
11577 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
11595 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
11599 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
11613 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
11617 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
11631 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
11635 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
11651 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
11655 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
11669 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
11673 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
11693 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
11697 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
11711 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
11715 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
11731 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
11735 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
11749 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
11753 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
11767 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MISC_1_INM(x, m) \ argument
11771 #define HWIO_WBM_R0_WBM2SW5_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
11787 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
11791 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
11805 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
11809 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
11825 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_ID_INM(x, m) \ argument
11829 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_ID_OUTM(x,m,v) \ argument
11845 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_STATUS_INM(x, m) \ argument
11861 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MISC_INM(x, m) \ argument
11865 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
11903 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
11907 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
11921 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
11925 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
11939 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
11943 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
11961 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
11979 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
11983 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
11997 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
12001 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
12015 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
12019 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
12035 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
12039 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
12053 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
12057 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
12077 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
12081 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
12095 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
12099 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
12115 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
12119 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
12133 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
12137 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
12151 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MISC_1_INM(x, m) \ argument
12155 #define HWIO_WBM_R0_WBM2SW6_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
12171 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
12175 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
12189 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
12193 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
12209 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_ID_INM(x, m) \ argument
12213 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_ID_OUTM(x,m,v) \ argument
12229 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_STATUS_INM(x, m) \ argument
12245 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MISC_INM(x, m) \ argument
12249 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
12287 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
12291 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
12305 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
12309 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
12323 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
12327 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
12345 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
12363 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
12367 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
12381 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
12385 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
12399 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
12403 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
12419 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
12423 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
12437 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
12441 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
12461 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
12465 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
12479 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
12483 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
12499 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
12503 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
12517 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
12521 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
12535 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MISC_1_INM(x, m) \ argument
12539 #define HWIO_WBM_R0_WBM_ERROR_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
12555 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_BASE_LSB_INM(x, m) \ argument
12559 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_BASE_LSB_OUTM(x,m,v) \ argument
12573 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_BASE_MSB_INM(x, m) \ argument
12577 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_BASE_MSB_OUTM(x,m,v) \ argument
12593 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_ID_INM(x, m) \ argument
12597 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_ID_OUTM(x,m,v) \ argument
12611 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_STATUS_INM(x, m) \ argument
12627 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MISC_INM(x, m) \ argument
12631 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MISC_OUTM(x,m,v) \ argument
12665 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_TP_ADDR_LSB_INM(x, m) \ argument
12669 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
12683 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_TP_ADDR_MSB_INM(x, m) \ argument
12687 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
12701 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
12705 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
12723 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
12727 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
12741 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
12759 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
12763 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
12777 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
12781 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
12795 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
12811 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
12815 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
12829 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
12833 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
12849 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_DATA_INM(x, m) \ argument
12853 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
12867 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
12871 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
12885 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_MLO_INM(x, m) \ argument
12889 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
12913 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
12917 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
12931 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
12935 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
12949 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
12953 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
12967 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
12971 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
12985 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
12989 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
13003 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MISC_1_INM(x, m) \ argument
13007 #define HWIO_WBM_R0_WBM2WBM_IN1_RING_MISC_1_OUTM(x,m,v) \ argument
13023 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_BASE_LSB_INM(x, m) \ argument
13027 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_BASE_LSB_OUTM(x,m,v) \ argument
13041 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_BASE_MSB_INM(x, m) \ argument
13045 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_BASE_MSB_OUTM(x,m,v) \ argument
13061 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_ID_INM(x, m) \ argument
13065 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_ID_OUTM(x,m,v) \ argument
13079 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_STATUS_INM(x, m) \ argument
13095 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MISC_INM(x, m) \ argument
13099 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MISC_OUTM(x,m,v) \ argument
13133 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_TP_ADDR_LSB_INM(x, m) \ argument
13137 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
13151 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_TP_ADDR_MSB_INM(x, m) \ argument
13155 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
13169 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
13173 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
13191 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
13195 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
13209 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
13227 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
13231 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
13245 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
13249 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
13263 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
13279 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
13283 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
13297 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
13301 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
13317 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_DATA_INM(x, m) \ argument
13321 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
13335 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
13339 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
13353 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_MLO_INM(x, m) \ argument
13357 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
13381 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
13385 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
13399 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
13403 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
13417 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
13421 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
13435 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
13439 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
13453 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
13457 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
13471 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MISC_1_INM(x, m) \ argument
13475 #define HWIO_WBM_R0_WBM2WBM_IN2_RING_MISC_1_OUTM(x,m,v) \ argument
13491 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_BASE_LSB_INM(x, m) \ argument
13495 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_BASE_LSB_OUTM(x,m,v) \ argument
13509 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_BASE_MSB_INM(x, m) \ argument
13513 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_BASE_MSB_OUTM(x,m,v) \ argument
13529 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_ID_INM(x, m) \ argument
13533 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_ID_OUTM(x,m,v) \ argument
13549 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_STATUS_INM(x, m) \ argument
13565 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MISC_INM(x, m) \ argument
13569 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MISC_OUTM(x,m,v) \ argument
13607 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_ADDR_LSB_INM(x, m) \ argument
13611 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
13625 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_ADDR_MSB_INM(x, m) \ argument
13629 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
13643 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
13647 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
13665 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
13683 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
13687 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
13701 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
13705 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
13719 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
13723 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
13739 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_DATA_INM(x, m) \ argument
13743 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
13757 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
13761 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
13781 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
13785 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
13799 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
13803 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
13819 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_DATA_INM(x, m) \ argument
13823 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
13837 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
13841 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
13855 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_MLO_INM(x, m) \ argument
13859 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
13883 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
13887 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
13901 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
13905 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
13919 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
13923 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
13937 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
13941 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
13955 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
13959 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
13973 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MISC_1_INM(x, m) \ argument
13977 #define HWIO_WBM_R0_WBM2WBM_OUT1_RING_MISC_1_OUTM(x,m,v) \ argument
13993 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_BASE_LSB_INM(x, m) \ argument
13997 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_BASE_LSB_OUTM(x,m,v) \ argument
14011 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_BASE_MSB_INM(x, m) \ argument
14015 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_BASE_MSB_OUTM(x,m,v) \ argument
14031 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_ID_INM(x, m) \ argument
14035 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_ID_OUTM(x,m,v) \ argument
14051 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_STATUS_INM(x, m) \ argument
14067 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MISC_INM(x, m) \ argument
14071 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MISC_OUTM(x,m,v) \ argument
14109 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_ADDR_LSB_INM(x, m) \ argument
14113 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
14127 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_ADDR_MSB_INM(x, m) \ argument
14131 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
14145 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
14149 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
14167 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
14185 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
14189 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
14203 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
14207 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
14221 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
14225 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
14241 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_DATA_INM(x, m) \ argument
14245 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
14259 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
14263 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
14283 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_BASE_LSB_INM(x, m) \ argument
14287 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
14301 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_BASE_MSB_INM(x, m) \ argument
14305 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
14321 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_DATA_INM(x, m) \ argument
14325 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MSI2_DATA_OUTM(x,m,v) \ argument
14339 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
14343 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
14357 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_MLO_INM(x, m) \ argument
14361 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
14385 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
14389 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
14403 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
14407 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
14421 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
14425 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
14439 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
14443 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
14457 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
14461 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
14475 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MISC_1_INM(x, m) \ argument
14479 #define HWIO_WBM_R0_WBM2WBM_OUT2_RING_MISC_1_OUTM(x,m,v) \ argument
14495 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_BASE_LSB_INM(x, m) \ argument
14499 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_BASE_LSB_OUTM(x,m,v) \ argument
14513 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_BASE_MSB_INM(x, m) \ argument
14517 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_BASE_MSB_OUTM(x,m,v) \ argument
14533 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_ID_INM(x, m) \ argument
14537 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_ID_OUTM(x,m,v) \ argument
14551 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_STATUS_INM(x, m) \ argument
14567 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MISC_INM(x, m) \ argument
14571 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MISC_OUTM(x,m,v) \ argument
14605 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_TP_ADDR_LSB_INM(x, m) \ argument
14609 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
14623 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_TP_ADDR_MSB_INM(x, m) \ argument
14627 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
14641 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
14645 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
14663 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
14667 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
14681 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
14699 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
14703 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
14717 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
14721 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
14735 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
14751 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
14755 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
14769 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
14773 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
14789 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MSI1_DATA_INM(x, m) \ argument
14793 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
14807 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
14811 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
14825 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_MLO_INM(x, m) \ argument
14829 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
14853 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
14857 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
14871 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
14875 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
14889 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
14893 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
14907 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
14911 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
14925 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
14929 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
14943 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MISC_1_INM(x, m) \ argument
14947 #define HWIO_WBM_R0_WBM2WBM_IN3_RING_MISC_1_OUTM(x,m,v) \ argument
14963 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_BASE_LSB_INM(x, m) \ argument
14967 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_BASE_LSB_OUTM(x,m,v) \ argument
14981 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_BASE_MSB_INM(x, m) \ argument
14985 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_BASE_MSB_OUTM(x,m,v) \ argument
15001 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_ID_INM(x, m) \ argument
15005 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_ID_OUTM(x,m,v) \ argument
15019 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_STATUS_INM(x, m) \ argument
15035 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MISC_INM(x, m) \ argument
15039 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MISC_OUTM(x,m,v) \ argument
15073 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_TP_ADDR_LSB_INM(x, m) \ argument
15077 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
15091 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_TP_ADDR_MSB_INM(x, m) \ argument
15095 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
15109 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
15113 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
15131 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
15135 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
15149 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
15167 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
15171 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
15185 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
15189 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
15203 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
15219 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
15223 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
15237 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
15241 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
15257 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MSI1_DATA_INM(x, m) \ argument
15261 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
15275 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
15279 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
15293 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_MLO_INM(x, m) \ argument
15297 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
15321 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
15325 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
15339 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
15343 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
15357 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
15361 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
15375 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
15379 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
15393 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
15397 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
15411 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MISC_1_INM(x, m) \ argument
15415 #define HWIO_WBM_R0_WBM2WBM_IN4_RING_MISC_1_OUTM(x,m,v) \ argument
15431 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_BASE_LSB_INM(x, m) \ argument
15435 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_BASE_LSB_OUTM(x,m,v) \ argument
15449 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_BASE_MSB_INM(x, m) \ argument
15453 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_BASE_MSB_OUTM(x,m,v) \ argument
15469 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_ID_INM(x, m) \ argument
15473 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_ID_OUTM(x,m,v) \ argument
15489 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_STATUS_INM(x, m) \ argument
15505 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MISC_INM(x, m) \ argument
15509 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MISC_OUTM(x,m,v) \ argument
15547 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_HP_ADDR_LSB_INM(x, m) \ argument
15551 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
15565 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_HP_ADDR_MSB_INM(x, m) \ argument
15569 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
15583 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
15587 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
15605 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
15623 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
15627 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
15641 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
15645 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
15659 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
15663 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
15679 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI1_DATA_INM(x, m) \ argument
15683 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
15697 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
15701 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
15721 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI2_BASE_LSB_INM(x, m) \ argument
15725 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
15739 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI2_BASE_MSB_INM(x, m) \ argument
15743 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
15759 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI2_DATA_INM(x, m) \ argument
15763 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MSI2_DATA_OUTM(x,m,v) \ argument
15777 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
15781 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
15795 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_MLO_INM(x, m) \ argument
15799 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
15823 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
15827 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
15841 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
15845 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
15859 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
15863 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
15877 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
15881 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
15895 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
15899 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
15913 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MISC_1_INM(x, m) \ argument
15917 #define HWIO_WBM_R0_WBM2WBM_OUT3_RING_MISC_1_OUTM(x,m,v) \ argument
15933 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_BASE_LSB_INM(x, m) \ argument
15937 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_BASE_LSB_OUTM(x,m,v) \ argument
15951 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_BASE_MSB_INM(x, m) \ argument
15955 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_BASE_MSB_OUTM(x,m,v) \ argument
15971 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_ID_INM(x, m) \ argument
15975 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_ID_OUTM(x,m,v) \ argument
15991 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_STATUS_INM(x, m) \ argument
16007 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MISC_INM(x, m) \ argument
16011 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MISC_OUTM(x,m,v) \ argument
16049 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_HP_ADDR_LSB_INM(x, m) \ argument
16053 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
16067 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_HP_ADDR_MSB_INM(x, m) \ argument
16071 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
16085 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
16089 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
16107 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
16125 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
16129 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
16143 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
16147 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
16161 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
16165 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
16181 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI1_DATA_INM(x, m) \ argument
16185 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
16199 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
16203 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
16223 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI2_BASE_LSB_INM(x, m) \ argument
16227 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
16241 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI2_BASE_MSB_INM(x, m) \ argument
16245 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
16261 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI2_DATA_INM(x, m) \ argument
16265 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MSI2_DATA_OUTM(x,m,v) \ argument
16279 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
16283 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
16297 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_MLO_INM(x, m) \ argument
16301 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
16325 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
16329 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
16343 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
16347 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
16361 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
16365 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
16379 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
16383 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
16397 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
16401 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
16415 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MISC_1_INM(x, m) \ argument
16419 #define HWIO_WBM_R0_WBM2WBM_OUT4_RING_MISC_1_OUTM(x,m,v) \ argument
16435 #define HWIO_WBM_R0_MLO_OUT3_PROD_FIFO_DETAILS_INM(x, m) \ argument
16451 #define HWIO_WBM_R0_MLO_OUT3_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
16455 #define HWIO_WBM_R0_MLO_OUT3_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
16471 #define HWIO_WBM_R0_MLO_OUT3_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
16485 #define HWIO_WBM_R0_MLO_OUT3_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
16499 #define HWIO_WBM_R0_MLO_OUT4_PROD_FIFO_DETAILS_INM(x, m) \ argument
16515 #define HWIO_WBM_R0_MLO_OUT4_PROD_FIFO_RD_CTRL_INM(x, m) \ argument
16519 #define HWIO_WBM_R0_MLO_OUT4_PROD_FIFO_RD_CTRL_OUTM(x,m,v) \ argument
16535 #define HWIO_WBM_R0_MLO_OUT4_PROD_FIFO_RD_DATA_0_INM(x, m) \ argument
16549 #define HWIO_WBM_R0_MLO_OUT4_PROD_FIFO_RD_DATA_1_INM(x, m) \ argument
16563 #define HWIO_WBM_R0_MLO_OUT3_CFG_INM(x, m) \ argument
16567 #define HWIO_WBM_R0_MLO_OUT3_CFG_OUTM(x,m,v) \ argument
16587 #define HWIO_WBM_R0_MLO_OUT4_CFG_INM(x, m) \ argument
16591 #define HWIO_WBM_R0_MLO_OUT4_CFG_OUTM(x,m,v) \ argument
16611 #define HWIO_WBM_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
16615 #define HWIO_WBM_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
16629 #define HWIO_WBM_R1_TESTBUS_CTRL_INM(x, m) \ argument
16633 #define HWIO_WBM_R1_TESTBUS_CTRL_OUTM(x,m,v) \ argument
16647 #define HWIO_WBM_R1_TESTBUS_LOWER_INM(x, m) \ argument
16661 #define HWIO_WBM_R1_TESTBUS_HIGHER_INM(x, m) \ argument
16675 #define HWIO_WBM_R1_SM_STATES_IX_0_INM(x, m) \ argument
16715 #define HWIO_WBM_R1_SM_STATES_IX_1_INM(x, m) \ argument
16753 #define HWIO_WBM_R1_SM_STATES_IX_2_INM(x, m) \ argument
16779 #define HWIO_WBM_R1_EVENTMASK_IX_0_INM(x, m) \ argument
16783 #define HWIO_WBM_R1_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
16797 #define HWIO_WBM_R1_EVENTMASK_IX_1_INM(x, m) \ argument
16801 #define HWIO_WBM_R1_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
16815 #define HWIO_WBM_R1_EVENTMASK_IX_2_INM(x, m) \ argument
16819 #define HWIO_WBM_R1_EVENTMASK_IX_2_OUTM(x,m,v) \ argument
16833 #define HWIO_WBM_R1_EVENTMASK_IX_3_INM(x, m) \ argument
16837 #define HWIO_WBM_R1_EVENTMASK_IX_3_OUTM(x,m,v) \ argument
16851 #define HWIO_WBM_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
16855 #define HWIO_WBM_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
16875 #define HWIO_WBM_R2_TQM_RELEASE_RING_HP_INM(x, m) \ argument
16879 #define HWIO_WBM_R2_TQM_RELEASE_RING_HP_OUTM(x,m,v) \ argument
16893 #define HWIO_WBM_R2_TQM_RELEASE_RING_TP_INM(x, m) \ argument
16897 #define HWIO_WBM_R2_TQM_RELEASE_RING_TP_OUTM(x,m,v) \ argument
16911 #define HWIO_WBM_R2_REO_RELEASE_RING_HP_INM(x, m) \ argument
16915 #define HWIO_WBM_R2_REO_RELEASE_RING_HP_OUTM(x,m,v) \ argument
16929 #define HWIO_WBM_R2_REO_RELEASE_RING_TP_INM(x, m) \ argument
16933 #define HWIO_WBM_R2_REO_RELEASE_RING_TP_OUTM(x,m,v) \ argument
16947 #define HWIO_WBM_R2_SW_RELEASE_RING_HP_INM(x, m) \ argument
16951 #define HWIO_WBM_R2_SW_RELEASE_RING_HP_OUTM(x,m,v) \ argument
16965 #define HWIO_WBM_R2_SW_RELEASE_RING_TP_INM(x, m) \ argument
16969 #define HWIO_WBM_R2_SW_RELEASE_RING_TP_OUTM(x,m,v) \ argument
16983 #define HWIO_WBM_R2_FW_RELEASE_RING_HP_INM(x, m) \ argument
16987 #define HWIO_WBM_R2_FW_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17001 #define HWIO_WBM_R2_FW_RELEASE_RING_TP_INM(x, m) \ argument
17005 #define HWIO_WBM_R2_FW_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17019 #define HWIO_WBM_R2_RXDMA0_RELEASE_RING_HP_INM(x, m) \ argument
17023 #define HWIO_WBM_R2_RXDMA0_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17037 #define HWIO_WBM_R2_RXDMA0_RELEASE_RING_TP_INM(x, m) \ argument
17041 #define HWIO_WBM_R2_RXDMA0_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17055 #define HWIO_WBM_R2_WBM2TQM_LINK_RING_HP_INM(x, m) \ argument
17059 #define HWIO_WBM_R2_WBM2TQM_LINK_RING_HP_OUTM(x,m,v) \ argument
17073 #define HWIO_WBM_R2_WBM2TQM_LINK_RING_TP_INM(x, m) \ argument
17077 #define HWIO_WBM_R2_WBM2TQM_LINK_RING_TP_OUTM(x,m,v) \ argument
17091 #define HWIO_WBM_R2_WBM2REO_LINK_RING_HP_INM(x, m) \ argument
17095 #define HWIO_WBM_R2_WBM2REO_LINK_RING_HP_OUTM(x,m,v) \ argument
17109 #define HWIO_WBM_R2_WBM2REO_LINK_RING_TP_INM(x, m) \ argument
17113 #define HWIO_WBM_R2_WBM2REO_LINK_RING_TP_OUTM(x,m,v) \ argument
17127 #define HWIO_WBM_R2_WBM2SW_LINK_RING_HP_INM(x, m) \ argument
17131 #define HWIO_WBM_R2_WBM2SW_LINK_RING_HP_OUTM(x,m,v) \ argument
17145 #define HWIO_WBM_R2_WBM2SW_LINK_RING_TP_INM(x, m) \ argument
17149 #define HWIO_WBM_R2_WBM2SW_LINK_RING_TP_OUTM(x,m,v) \ argument
17163 #define HWIO_WBM_R2_WBM2FW_LINK_RING_HP_INM(x, m) \ argument
17167 #define HWIO_WBM_R2_WBM2FW_LINK_RING_HP_OUTM(x,m,v) \ argument
17181 #define HWIO_WBM_R2_WBM2FW_LINK_RING_TP_INM(x, m) \ argument
17185 #define HWIO_WBM_R2_WBM2FW_LINK_RING_TP_OUTM(x,m,v) \ argument
17199 #define HWIO_WBM_R2_WBM2RXDMA0_LINK_RING_HP_INM(x, m) \ argument
17203 #define HWIO_WBM_R2_WBM2RXDMA0_LINK_RING_HP_OUTM(x,m,v) \ argument
17217 #define HWIO_WBM_R2_WBM2RXDMA0_LINK_RING_TP_INM(x, m) \ argument
17221 #define HWIO_WBM_R2_WBM2RXDMA0_LINK_RING_TP_OUTM(x,m,v) \ argument
17235 #define HWIO_WBM_R2_WBM_IDLE_LINK_RING_HP_INM(x, m) \ argument
17239 #define HWIO_WBM_R2_WBM_IDLE_LINK_RING_HP_OUTM(x,m,v) \ argument
17253 #define HWIO_WBM_R2_WBM_IDLE_LINK_RING_TP_INM(x, m) \ argument
17257 #define HWIO_WBM_R2_WBM_IDLE_LINK_RING_TP_OUTM(x,m,v) \ argument
17271 #define HWIO_WBM_R2_WBM2FW_RELEASE_RING_HP_INM(x, m) \ argument
17275 #define HWIO_WBM_R2_WBM2FW_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17289 #define HWIO_WBM_R2_WBM2FW_RELEASE_RING_TP_INM(x, m) \ argument
17293 #define HWIO_WBM_R2_WBM2FW_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17307 #define HWIO_WBM_R2_WBM2SW0_RELEASE_RING_HP_INM(x, m) \ argument
17311 #define HWIO_WBM_R2_WBM2SW0_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17325 #define HWIO_WBM_R2_WBM2SW0_RELEASE_RING_TP_INM(x, m) \ argument
17329 #define HWIO_WBM_R2_WBM2SW0_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17343 #define HWIO_WBM_R2_WBM2SW1_RELEASE_RING_HP_INM(x, m) \ argument
17347 #define HWIO_WBM_R2_WBM2SW1_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17361 #define HWIO_WBM_R2_WBM2SW1_RELEASE_RING_TP_INM(x, m) \ argument
17365 #define HWIO_WBM_R2_WBM2SW1_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17379 #define HWIO_WBM_R2_WBM2SW2_RELEASE_RING_HP_INM(x, m) \ argument
17383 #define HWIO_WBM_R2_WBM2SW2_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17397 #define HWIO_WBM_R2_WBM2SW2_RELEASE_RING_TP_INM(x, m) \ argument
17401 #define HWIO_WBM_R2_WBM2SW2_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17415 #define HWIO_WBM_R2_WBM2SW3_RELEASE_RING_HP_INM(x, m) \ argument
17419 #define HWIO_WBM_R2_WBM2SW3_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17433 #define HWIO_WBM_R2_WBM2SW3_RELEASE_RING_TP_INM(x, m) \ argument
17437 #define HWIO_WBM_R2_WBM2SW3_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17451 #define HWIO_WBM_R2_WBM2SW4_RELEASE_RING_HP_INM(x, m) \ argument
17455 #define HWIO_WBM_R2_WBM2SW4_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17469 #define HWIO_WBM_R2_WBM2SW4_RELEASE_RING_TP_INM(x, m) \ argument
17473 #define HWIO_WBM_R2_WBM2SW4_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17487 #define HWIO_WBM_R2_WBM2SW5_RELEASE_RING_HP_INM(x, m) \ argument
17491 #define HWIO_WBM_R2_WBM2SW5_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17505 #define HWIO_WBM_R2_WBM2SW5_RELEASE_RING_TP_INM(x, m) \ argument
17509 #define HWIO_WBM_R2_WBM2SW5_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17523 #define HWIO_WBM_R2_WBM2SW6_RELEASE_RING_HP_INM(x, m) \ argument
17527 #define HWIO_WBM_R2_WBM2SW6_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17541 #define HWIO_WBM_R2_WBM2SW6_RELEASE_RING_TP_INM(x, m) \ argument
17545 #define HWIO_WBM_R2_WBM2SW6_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17559 #define HWIO_WBM_R2_WBM_ERROR_RELEASE_RING_HP_INM(x, m) \ argument
17563 #define HWIO_WBM_R2_WBM_ERROR_RELEASE_RING_HP_OUTM(x,m,v) \ argument
17577 #define HWIO_WBM_R2_WBM_ERROR_RELEASE_RING_TP_INM(x, m) \ argument
17581 #define HWIO_WBM_R2_WBM_ERROR_RELEASE_RING_TP_OUTM(x,m,v) \ argument
17595 #define HWIO_WBM_R2_WBM2WBM_IN1_RING_HP_INM(x, m) \ argument
17599 #define HWIO_WBM_R2_WBM2WBM_IN1_RING_HP_OUTM(x,m,v) \ argument
17613 #define HWIO_WBM_R2_WBM2WBM_IN1_RING_TP_INM(x, m) \ argument
17617 #define HWIO_WBM_R2_WBM2WBM_IN1_RING_TP_OUTM(x,m,v) \ argument
17631 #define HWIO_WBM_R2_WBM2WBM_IN2_RING_HP_INM(x, m) \ argument
17635 #define HWIO_WBM_R2_WBM2WBM_IN2_RING_HP_OUTM(x,m,v) \ argument
17649 #define HWIO_WBM_R2_WBM2WBM_IN2_RING_TP_INM(x, m) \ argument
17653 #define HWIO_WBM_R2_WBM2WBM_IN2_RING_TP_OUTM(x,m,v) \ argument
17667 #define HWIO_WBM_R2_WBM2WBM_OUT1_RING_HP_INM(x, m) \ argument
17671 #define HWIO_WBM_R2_WBM2WBM_OUT1_RING_HP_OUTM(x,m,v) \ argument
17685 #define HWIO_WBM_R2_WBM2WBM_OUT1_RING_TP_INM(x, m) \ argument
17689 #define HWIO_WBM_R2_WBM2WBM_OUT1_RING_TP_OUTM(x,m,v) \ argument
17703 #define HWIO_WBM_R2_WBM2WBM_OUT2_RING_HP_INM(x, m) \ argument
17707 #define HWIO_WBM_R2_WBM2WBM_OUT2_RING_HP_OUTM(x,m,v) \ argument
17721 #define HWIO_WBM_R2_WBM2WBM_OUT2_RING_TP_INM(x, m) \ argument
17725 #define HWIO_WBM_R2_WBM2WBM_OUT2_RING_TP_OUTM(x,m,v) \ argument
17739 #define HWIO_WBM_R2_WBM2WBM_IN3_RING_HP_INM(x, m) \ argument
17743 #define HWIO_WBM_R2_WBM2WBM_IN3_RING_HP_OUTM(x,m,v) \ argument
17757 #define HWIO_WBM_R2_WBM2WBM_IN3_RING_TP_INM(x, m) \ argument
17761 #define HWIO_WBM_R2_WBM2WBM_IN3_RING_TP_OUTM(x,m,v) \ argument
17775 #define HWIO_WBM_R2_WBM2WBM_IN4_RING_HP_INM(x, m) \ argument
17779 #define HWIO_WBM_R2_WBM2WBM_IN4_RING_HP_OUTM(x,m,v) \ argument
17793 #define HWIO_WBM_R2_WBM2WBM_IN4_RING_TP_INM(x, m) \ argument
17797 #define HWIO_WBM_R2_WBM2WBM_IN4_RING_TP_OUTM(x,m,v) \ argument
17811 #define HWIO_WBM_R2_WBM2WBM_OUT3_RING_HP_INM(x, m) \ argument
17815 #define HWIO_WBM_R2_WBM2WBM_OUT3_RING_HP_OUTM(x,m,v) \ argument
17829 #define HWIO_WBM_R2_WBM2WBM_OUT3_RING_TP_INM(x, m) \ argument
17833 #define HWIO_WBM_R2_WBM2WBM_OUT3_RING_TP_OUTM(x,m,v) \ argument
17847 #define HWIO_WBM_R2_WBM2WBM_OUT4_RING_HP_INM(x, m) \ argument
17851 #define HWIO_WBM_R2_WBM2WBM_OUT4_RING_HP_OUTM(x,m,v) \ argument
17865 #define HWIO_WBM_R2_WBM2WBM_OUT4_RING_TP_INM(x, m) \ argument
17869 #define HWIO_WBM_R2_WBM2WBM_OUT4_RING_TP_OUTM(x,m,v) \ argument
17891 #define HWIO_REO_R0_GENERAL_ENABLE_INM(x, m) \ argument
17895 #define HWIO_REO_R0_GENERAL_ENABLE_OUTM(x,m,v) \ argument
17963 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_INM(x, m) \ argument
17967 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_0_OUTM(x,m,v) \ argument
17995 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_1_INM(x, m) \ argument
17999 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_1_OUTM(x,m,v) \ argument
18027 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_2_INM(x, m) \ argument
18031 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_2_OUTM(x,m,v) \ argument
18059 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_3_INM(x, m) \ argument
18063 #define HWIO_REO_R0_DESTINATION_RING_CTRL_IX_3_OUTM(x,m,v) \ argument
18091 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_0_INM(x, m) \ argument
18095 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_0_OUTM(x,m,v) \ argument
18123 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_1_INM(x, m) \ argument
18127 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_1_OUTM(x,m,v) \ argument
18155 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_2_INM(x, m) \ argument
18159 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_2_OUTM(x,m,v) \ argument
18187 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_3_INM(x, m) \ argument
18191 #define HWIO_REO_R0_DESTINATION_RING_CTRL_TID_BASED_IX_3_OUTM(x,m,v) \ argument
18219 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_0_INM(x, m) \ argument
18223 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_0_OUTM(x,m,v) \ argument
18251 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_1_INM(x, m) \ argument
18255 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_1_OUTM(x,m,v) \ argument
18283 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_2_INM(x, m) \ argument
18287 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_2_OUTM(x,m,v) \ argument
18315 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_3_INM(x, m) \ argument
18319 #define HWIO_REO_R0_DESTINATION_RING_ALT_CTRL_IX_3_OUTM(x,m,v) \ argument
18347 #define HWIO_REO_R0_TIMESTAMP_INM(x, m) \ argument
18351 #define HWIO_REO_R0_TIMESTAMP_OUTM(x,m,v) \ argument
18365 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_IX_0_INM(x, m) \ argument
18369 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_IX_0_OUTM(x,m,v) \ argument
18397 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_IX_1_INM(x, m) \ argument
18401 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_IX_1_OUTM(x,m,v) \ argument
18429 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_TID_BASED_IX_0_INM(x, m) \ argument
18433 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_TID_BASED_IX_0_OUTM(x,m,v) \ argument
18461 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_TID_BASED_IX_1_INM(x, m) \ argument
18465 #define HWIO_REO_R0_ERROR_DESTINATION_MAPPING_TID_BASED_IX_1_OUTM(x,m,v) \ argument
18493 #define HWIO_REO_R0_RDI_CTRL_SEL_WITH_TID_INM(x, m) \ argument
18497 #define HWIO_REO_R0_RDI_CTRL_SEL_WITH_TID_OUTM(x,m,v) \ argument
18511 #define HWIO_REO_R0_IDLE_REQ_CTRL_INM(x, m) \ argument
18515 #define HWIO_REO_R0_IDLE_REQ_CTRL_OUTM(x,m,v) \ argument
18531 #define HWIO_REO_R0_LAST_SN_0_INM(x, m) \ argument
18547 #define HWIO_REO_R0_LAST_SN_1_INM(x, m) \ argument
18563 #define HWIO_REO_R0_LAST_SN_2_INM(x, m) \ argument
18579 #define HWIO_REO_R0_LAST_SN_3_INM(x, m) \ argument
18595 #define HWIO_REO_R0_LAST_SN_4_INM(x, m) \ argument
18609 #define HWIO_REO_R0_MODULE_STRESS_CONTROL_INM(x, m) \ argument
18613 #define HWIO_REO_R0_MODULE_STRESS_CONTROL_OUTM(x,m,v) \ argument
18627 #define HWIO_REO_R0_PN_IN_DEST_INM(x, m) \ argument
18631 #define HWIO_REO_R0_PN_IN_DEST_OUTM(x,m,v) \ argument
18645 #define HWIO_REO_R0_SW_COOKIE_CFG0_INM(x, m) \ argument
18649 #define HWIO_REO_R0_SW_COOKIE_CFG0_OUTM(x,m,v) \ argument
18663 #define HWIO_REO_R0_SW_COOKIE_CFG1_INM(x, m) \ argument
18667 #define HWIO_REO_R0_SW_COOKIE_CFG1_OUTM(x,m,v) \ argument
18691 #define HWIO_REO_R0_QDESC_LUT_BASE0_ADDR_INM(x, m) \ argument
18695 #define HWIO_REO_R0_QDESC_LUT_BASE0_ADDR_OUTM(x,m,v) \ argument
18709 #define HWIO_REO_R0_QDESC_LUT_BASE1_ADDR_INM(x, m) \ argument
18713 #define HWIO_REO_R0_QDESC_LUT_BASE1_ADDR_OUTM(x,m,v) \ argument
18727 #define HWIO_REO_R0_QDESC_ADDR_READ_INM(x, m) \ argument
18731 #define HWIO_REO_R0_QDESC_ADDR_READ_OUTM(x,m,v) \ argument
18751 #define HWIO_REO_R0_QDESC_ADDR_LOWER_INM(x, m) \ argument
18765 #define HWIO_REO_R0_QDESC_ADDR_HIGHER_INM(x, m) \ argument
18781 #define HWIO_REO_R0_QDESC_MAX_SW_PEER_ID_INM(x, m) \ argument
18785 #define HWIO_REO_R0_QDESC_MAX_SW_PEER_ID_OUTM(x,m,v) \ argument
18799 #define HWIO_REO_R0_RX_STATS_CMD_INM(x, m) \ argument
18803 #define HWIO_REO_R0_RX_STATS_CMD_OUTM(x,m,v) \ argument
18821 #define HWIO_REO_R0_RX_STATS_LOWER_INM(x, m) \ argument
18835 #define HWIO_REO_R0_RX_STATS_HIGHER_INM(x, m) \ argument
18851 #define HWIO_REO_R0_RXDMA2REO0_RING_BASE_LSB_INM(x, m) \ argument
18855 #define HWIO_REO_R0_RXDMA2REO0_RING_BASE_LSB_OUTM(x,m,v) \ argument
18869 #define HWIO_REO_R0_RXDMA2REO0_RING_BASE_MSB_INM(x, m) \ argument
18873 #define HWIO_REO_R0_RXDMA2REO0_RING_BASE_MSB_OUTM(x,m,v) \ argument
18889 #define HWIO_REO_R0_RXDMA2REO0_RING_ID_INM(x, m) \ argument
18893 #define HWIO_REO_R0_RXDMA2REO0_RING_ID_OUTM(x,m,v) \ argument
18907 #define HWIO_REO_R0_RXDMA2REO0_RING_STATUS_INM(x, m) \ argument
18923 #define HWIO_REO_R0_RXDMA2REO0_RING_MISC_INM(x, m) \ argument
18927 #define HWIO_REO_R0_RXDMA2REO0_RING_MISC_OUTM(x,m,v) \ argument
18961 #define HWIO_REO_R0_RXDMA2REO0_RING_TP_ADDR_LSB_INM(x, m) \ argument
18965 #define HWIO_REO_R0_RXDMA2REO0_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
18979 #define HWIO_REO_R0_RXDMA2REO0_RING_TP_ADDR_MSB_INM(x, m) \ argument
18983 #define HWIO_REO_R0_RXDMA2REO0_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
18997 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
19001 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
19019 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
19023 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
19037 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
19055 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
19059 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
19073 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
19077 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
19091 #define HWIO_REO_R0_RXDMA2REO0_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
19107 #define HWIO_REO_R0_RXDMA2REO0_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
19111 #define HWIO_REO_R0_RXDMA2REO0_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
19125 #define HWIO_REO_R0_RXDMA2REO0_RING_MISC_1_INM(x, m) \ argument
19129 #define HWIO_REO_R0_RXDMA2REO0_RING_MISC_1_OUTM(x,m,v) \ argument
19145 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_BASE_LSB_INM(x, m) \ argument
19149 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_BASE_LSB_OUTM(x,m,v) \ argument
19163 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_BASE_MSB_INM(x, m) \ argument
19167 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_BASE_MSB_OUTM(x,m,v) \ argument
19183 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_ID_INM(x, m) \ argument
19187 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_ID_OUTM(x,m,v) \ argument
19201 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_STATUS_INM(x, m) \ argument
19217 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MISC_INM(x, m) \ argument
19221 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MISC_OUTM(x,m,v) \ argument
19255 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_TP_ADDR_LSB_INM(x, m) \ argument
19259 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
19273 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_TP_ADDR_MSB_INM(x, m) \ argument
19277 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
19291 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
19295 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
19313 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
19317 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
19331 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
19349 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
19353 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
19367 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
19371 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
19385 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
19401 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
19405 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
19419 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
19423 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
19439 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_DATA_INM(x, m) \ argument
19443 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
19457 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
19461 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
19475 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_MLO_INM(x, m) \ argument
19479 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
19503 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
19507 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
19521 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
19525 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
19539 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
19543 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
19557 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
19561 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
19575 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
19579 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
19593 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MISC_1_INM(x, m) \ argument
19597 #define HWIO_REO_R0_RXDMA2REO_MLO1_RING_MISC_1_OUTM(x,m,v) \ argument
19613 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_BASE_LSB_INM(x, m) \ argument
19617 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_BASE_LSB_OUTM(x,m,v) \ argument
19631 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_BASE_MSB_INM(x, m) \ argument
19635 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_BASE_MSB_OUTM(x,m,v) \ argument
19651 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_ID_INM(x, m) \ argument
19655 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_ID_OUTM(x,m,v) \ argument
19669 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_STATUS_INM(x, m) \ argument
19685 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MISC_INM(x, m) \ argument
19689 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MISC_OUTM(x,m,v) \ argument
19723 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_TP_ADDR_LSB_INM(x, m) \ argument
19727 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
19741 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_TP_ADDR_MSB_INM(x, m) \ argument
19745 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
19759 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
19763 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
19781 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
19785 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
19799 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
19817 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
19821 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
19835 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
19839 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
19853 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
19869 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
19873 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
19887 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
19891 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
19907 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_DATA_INM(x, m) \ argument
19911 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
19925 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
19929 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
19943 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_MLO_INM(x, m) \ argument
19947 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
19971 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
19975 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
19989 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
19993 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
20007 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
20011 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
20025 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
20029 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
20043 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
20047 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
20061 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MISC_1_INM(x, m) \ argument
20065 #define HWIO_REO_R0_RXDMA2REO_MLO2_RING_MISC_1_OUTM(x,m,v) \ argument
20081 #define HWIO_REO_R0_WBM2REO_LINK_RING_BASE_LSB_INM(x, m) \ argument
20085 #define HWIO_REO_R0_WBM2REO_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
20099 #define HWIO_REO_R0_WBM2REO_LINK_RING_BASE_MSB_INM(x, m) \ argument
20103 #define HWIO_REO_R0_WBM2REO_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
20119 #define HWIO_REO_R0_WBM2REO_LINK_RING_ID_INM(x, m) \ argument
20123 #define HWIO_REO_R0_WBM2REO_LINK_RING_ID_OUTM(x,m,v) \ argument
20137 #define HWIO_REO_R0_WBM2REO_LINK_RING_STATUS_INM(x, m) \ argument
20153 #define HWIO_REO_R0_WBM2REO_LINK_RING_MISC_INM(x, m) \ argument
20157 #define HWIO_REO_R0_WBM2REO_LINK_RING_MISC_OUTM(x,m,v) \ argument
20191 #define HWIO_REO_R0_WBM2REO_LINK_RING_TP_ADDR_LSB_INM(x, m) \ argument
20195 #define HWIO_REO_R0_WBM2REO_LINK_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
20209 #define HWIO_REO_R0_WBM2REO_LINK_RING_TP_ADDR_MSB_INM(x, m) \ argument
20213 #define HWIO_REO_R0_WBM2REO_LINK_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
20227 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
20231 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
20249 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
20253 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
20267 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
20285 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
20289 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
20303 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
20307 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
20321 #define HWIO_REO_R0_WBM2REO_LINK_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
20337 #define HWIO_REO_R0_WBM2REO_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
20341 #define HWIO_REO_R0_WBM2REO_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
20355 #define HWIO_REO_R0_WBM2REO_LINK_RING_MISC_1_INM(x, m) \ argument
20359 #define HWIO_REO_R0_WBM2REO_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
20375 #define HWIO_REO_R0_REO_CMD_RING_BASE_LSB_INM(x, m) \ argument
20379 #define HWIO_REO_R0_REO_CMD_RING_BASE_LSB_OUTM(x,m,v) \ argument
20393 #define HWIO_REO_R0_REO_CMD_RING_BASE_MSB_INM(x, m) \ argument
20397 #define HWIO_REO_R0_REO_CMD_RING_BASE_MSB_OUTM(x,m,v) \ argument
20413 #define HWIO_REO_R0_REO_CMD_RING_ID_INM(x, m) \ argument
20417 #define HWIO_REO_R0_REO_CMD_RING_ID_OUTM(x,m,v) \ argument
20431 #define HWIO_REO_R0_REO_CMD_RING_STATUS_INM(x, m) \ argument
20447 #define HWIO_REO_R0_REO_CMD_RING_MISC_INM(x, m) \ argument
20451 #define HWIO_REO_R0_REO_CMD_RING_MISC_OUTM(x,m,v) \ argument
20485 #define HWIO_REO_R0_REO_CMD_RING_TP_ADDR_LSB_INM(x, m) \ argument
20489 #define HWIO_REO_R0_REO_CMD_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
20503 #define HWIO_REO_R0_REO_CMD_RING_TP_ADDR_MSB_INM(x, m) \ argument
20507 #define HWIO_REO_R0_REO_CMD_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
20521 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
20525 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
20543 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
20547 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
20561 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
20579 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
20583 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
20597 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
20601 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
20615 #define HWIO_REO_R0_REO_CMD_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
20631 #define HWIO_REO_R0_REO_CMD_RING_MSI1_BASE_LSB_INM(x, m) \ argument
20635 #define HWIO_REO_R0_REO_CMD_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
20649 #define HWIO_REO_R0_REO_CMD_RING_MSI1_BASE_MSB_INM(x, m) \ argument
20653 #define HWIO_REO_R0_REO_CMD_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
20669 #define HWIO_REO_R0_REO_CMD_RING_MSI1_DATA_INM(x, m) \ argument
20673 #define HWIO_REO_R0_REO_CMD_RING_MSI1_DATA_OUTM(x,m,v) \ argument
20687 #define HWIO_REO_R0_REO_CMD_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
20691 #define HWIO_REO_R0_REO_CMD_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
20705 #define HWIO_REO_R0_REO_CMD_RING_MISC_1_INM(x, m) \ argument
20709 #define HWIO_REO_R0_REO_CMD_RING_MISC_1_OUTM(x,m,v) \ argument
20725 #define HWIO_REO_R0_SW2REO_RING_BASE_LSB_INM(x, m) \ argument
20729 #define HWIO_REO_R0_SW2REO_RING_BASE_LSB_OUTM(x,m,v) \ argument
20743 #define HWIO_REO_R0_SW2REO_RING_BASE_MSB_INM(x, m) \ argument
20747 #define HWIO_REO_R0_SW2REO_RING_BASE_MSB_OUTM(x,m,v) \ argument
20763 #define HWIO_REO_R0_SW2REO_RING_ID_INM(x, m) \ argument
20767 #define HWIO_REO_R0_SW2REO_RING_ID_OUTM(x,m,v) \ argument
20781 #define HWIO_REO_R0_SW2REO_RING_STATUS_INM(x, m) \ argument
20797 #define HWIO_REO_R0_SW2REO_RING_MISC_INM(x, m) \ argument
20801 #define HWIO_REO_R0_SW2REO_RING_MISC_OUTM(x,m,v) \ argument
20835 #define HWIO_REO_R0_SW2REO_RING_TP_ADDR_LSB_INM(x, m) \ argument
20839 #define HWIO_REO_R0_SW2REO_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
20853 #define HWIO_REO_R0_SW2REO_RING_TP_ADDR_MSB_INM(x, m) \ argument
20857 #define HWIO_REO_R0_SW2REO_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
20871 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
20875 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
20893 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
20897 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
20911 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
20929 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
20933 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
20947 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
20951 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
20965 #define HWIO_REO_R0_SW2REO_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
20981 #define HWIO_REO_R0_SW2REO_RING_MSI1_BASE_LSB_INM(x, m) \ argument
20985 #define HWIO_REO_R0_SW2REO_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
20999 #define HWIO_REO_R0_SW2REO_RING_MSI1_BASE_MSB_INM(x, m) \ argument
21003 #define HWIO_REO_R0_SW2REO_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
21019 #define HWIO_REO_R0_SW2REO_RING_MSI1_DATA_INM(x, m) \ argument
21023 #define HWIO_REO_R0_SW2REO_RING_MSI1_DATA_OUTM(x,m,v) \ argument
21037 #define HWIO_REO_R0_SW2REO_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
21041 #define HWIO_REO_R0_SW2REO_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
21055 #define HWIO_REO_R0_SW2REO_RING_MISC_1_INM(x, m) \ argument
21059 #define HWIO_REO_R0_SW2REO_RING_MISC_1_OUTM(x,m,v) \ argument
21075 #define HWIO_REO_R0_SW2REO1_RING_BASE_LSB_INM(x, m) \ argument
21079 #define HWIO_REO_R0_SW2REO1_RING_BASE_LSB_OUTM(x,m,v) \ argument
21093 #define HWIO_REO_R0_SW2REO1_RING_BASE_MSB_INM(x, m) \ argument
21097 #define HWIO_REO_R0_SW2REO1_RING_BASE_MSB_OUTM(x,m,v) \ argument
21113 #define HWIO_REO_R0_SW2REO1_RING_ID_INM(x, m) \ argument
21117 #define HWIO_REO_R0_SW2REO1_RING_ID_OUTM(x,m,v) \ argument
21131 #define HWIO_REO_R0_SW2REO1_RING_STATUS_INM(x, m) \ argument
21147 #define HWIO_REO_R0_SW2REO1_RING_MISC_INM(x, m) \ argument
21151 #define HWIO_REO_R0_SW2REO1_RING_MISC_OUTM(x,m,v) \ argument
21185 #define HWIO_REO_R0_SW2REO1_RING_TP_ADDR_LSB_INM(x, m) \ argument
21189 #define HWIO_REO_R0_SW2REO1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
21203 #define HWIO_REO_R0_SW2REO1_RING_TP_ADDR_MSB_INM(x, m) \ argument
21207 #define HWIO_REO_R0_SW2REO1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
21221 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
21225 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
21243 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
21247 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
21261 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
21279 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
21283 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
21297 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
21301 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
21315 #define HWIO_REO_R0_SW2REO1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
21331 #define HWIO_REO_R0_SW2REO1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
21335 #define HWIO_REO_R0_SW2REO1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
21349 #define HWIO_REO_R0_SW2REO1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
21353 #define HWIO_REO_R0_SW2REO1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
21369 #define HWIO_REO_R0_SW2REO1_RING_MSI1_DATA_INM(x, m) \ argument
21373 #define HWIO_REO_R0_SW2REO1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
21387 #define HWIO_REO_R0_SW2REO1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
21391 #define HWIO_REO_R0_SW2REO1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
21405 #define HWIO_REO_R0_SW2REO1_RING_MISC_1_INM(x, m) \ argument
21409 #define HWIO_REO_R0_SW2REO1_RING_MISC_1_OUTM(x,m,v) \ argument
21425 #define HWIO_REO_R0_REO2SW1_RING_BASE_LSB_INM(x, m) \ argument
21429 #define HWIO_REO_R0_REO2SW1_RING_BASE_LSB_OUTM(x,m,v) \ argument
21443 #define HWIO_REO_R0_REO2SW1_RING_BASE_MSB_INM(x, m) \ argument
21447 #define HWIO_REO_R0_REO2SW1_RING_BASE_MSB_OUTM(x,m,v) \ argument
21463 #define HWIO_REO_R0_REO2SW1_RING_ID_INM(x, m) \ argument
21467 #define HWIO_REO_R0_REO2SW1_RING_ID_OUTM(x,m,v) \ argument
21483 #define HWIO_REO_R0_REO2SW1_RING_STATUS_INM(x, m) \ argument
21499 #define HWIO_REO_R0_REO2SW1_RING_MISC_INM(x, m) \ argument
21503 #define HWIO_REO_R0_REO2SW1_RING_MISC_OUTM(x,m,v) \ argument
21541 #define HWIO_REO_R0_REO2SW1_RING_HP_ADDR_LSB_INM(x, m) \ argument
21545 #define HWIO_REO_R0_REO2SW1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
21559 #define HWIO_REO_R0_REO2SW1_RING_HP_ADDR_MSB_INM(x, m) \ argument
21563 #define HWIO_REO_R0_REO2SW1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
21577 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
21581 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
21599 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
21617 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
21621 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
21635 #define HWIO_REO_R0_REO2SW1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
21639 #define HWIO_REO_R0_REO2SW1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
21653 #define HWIO_REO_R0_REO2SW1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
21657 #define HWIO_REO_R0_REO2SW1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
21673 #define HWIO_REO_R0_REO2SW1_RING_MSI1_DATA_INM(x, m) \ argument
21677 #define HWIO_REO_R0_REO2SW1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
21691 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
21695 #define HWIO_REO_R0_REO2SW1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
21715 #define HWIO_REO_R0_REO2SW1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
21719 #define HWIO_REO_R0_REO2SW1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
21733 #define HWIO_REO_R0_REO2SW1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
21737 #define HWIO_REO_R0_REO2SW1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
21753 #define HWIO_REO_R0_REO2SW1_RING_MSI2_DATA_INM(x, m) \ argument
21757 #define HWIO_REO_R0_REO2SW1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
21771 #define HWIO_REO_R0_REO2SW1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
21775 #define HWIO_REO_R0_REO2SW1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
21789 #define HWIO_REO_R0_REO2SW1_RING_MISC_1_INM(x, m) \ argument
21793 #define HWIO_REO_R0_REO2SW1_RING_MISC_1_OUTM(x,m,v) \ argument
21809 #define HWIO_REO_R0_REO2SW2_RING_BASE_LSB_INM(x, m) \ argument
21813 #define HWIO_REO_R0_REO2SW2_RING_BASE_LSB_OUTM(x,m,v) \ argument
21827 #define HWIO_REO_R0_REO2SW2_RING_BASE_MSB_INM(x, m) \ argument
21831 #define HWIO_REO_R0_REO2SW2_RING_BASE_MSB_OUTM(x,m,v) \ argument
21847 #define HWIO_REO_R0_REO2SW2_RING_ID_INM(x, m) \ argument
21851 #define HWIO_REO_R0_REO2SW2_RING_ID_OUTM(x,m,v) \ argument
21867 #define HWIO_REO_R0_REO2SW2_RING_STATUS_INM(x, m) \ argument
21883 #define HWIO_REO_R0_REO2SW2_RING_MISC_INM(x, m) \ argument
21887 #define HWIO_REO_R0_REO2SW2_RING_MISC_OUTM(x,m,v) \ argument
21925 #define HWIO_REO_R0_REO2SW2_RING_HP_ADDR_LSB_INM(x, m) \ argument
21929 #define HWIO_REO_R0_REO2SW2_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
21943 #define HWIO_REO_R0_REO2SW2_RING_HP_ADDR_MSB_INM(x, m) \ argument
21947 #define HWIO_REO_R0_REO2SW2_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
21961 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
21965 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
21983 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
22001 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
22005 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
22019 #define HWIO_REO_R0_REO2SW2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
22023 #define HWIO_REO_R0_REO2SW2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
22037 #define HWIO_REO_R0_REO2SW2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
22041 #define HWIO_REO_R0_REO2SW2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
22057 #define HWIO_REO_R0_REO2SW2_RING_MSI1_DATA_INM(x, m) \ argument
22061 #define HWIO_REO_R0_REO2SW2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
22075 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
22079 #define HWIO_REO_R0_REO2SW2_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
22099 #define HWIO_REO_R0_REO2SW2_RING_MSI2_BASE_LSB_INM(x, m) \ argument
22103 #define HWIO_REO_R0_REO2SW2_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
22117 #define HWIO_REO_R0_REO2SW2_RING_MSI2_BASE_MSB_INM(x, m) \ argument
22121 #define HWIO_REO_R0_REO2SW2_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
22137 #define HWIO_REO_R0_REO2SW2_RING_MSI2_DATA_INM(x, m) \ argument
22141 #define HWIO_REO_R0_REO2SW2_RING_MSI2_DATA_OUTM(x,m,v) \ argument
22155 #define HWIO_REO_R0_REO2SW2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
22159 #define HWIO_REO_R0_REO2SW2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
22173 #define HWIO_REO_R0_REO2SW2_RING_MISC_1_INM(x, m) \ argument
22177 #define HWIO_REO_R0_REO2SW2_RING_MISC_1_OUTM(x,m,v) \ argument
22193 #define HWIO_REO_R0_REO2SW3_RING_BASE_LSB_INM(x, m) \ argument
22197 #define HWIO_REO_R0_REO2SW3_RING_BASE_LSB_OUTM(x,m,v) \ argument
22211 #define HWIO_REO_R0_REO2SW3_RING_BASE_MSB_INM(x, m) \ argument
22215 #define HWIO_REO_R0_REO2SW3_RING_BASE_MSB_OUTM(x,m,v) \ argument
22231 #define HWIO_REO_R0_REO2SW3_RING_ID_INM(x, m) \ argument
22235 #define HWIO_REO_R0_REO2SW3_RING_ID_OUTM(x,m,v) \ argument
22251 #define HWIO_REO_R0_REO2SW3_RING_STATUS_INM(x, m) \ argument
22267 #define HWIO_REO_R0_REO2SW3_RING_MISC_INM(x, m) \ argument
22271 #define HWIO_REO_R0_REO2SW3_RING_MISC_OUTM(x,m,v) \ argument
22309 #define HWIO_REO_R0_REO2SW3_RING_HP_ADDR_LSB_INM(x, m) \ argument
22313 #define HWIO_REO_R0_REO2SW3_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
22327 #define HWIO_REO_R0_REO2SW3_RING_HP_ADDR_MSB_INM(x, m) \ argument
22331 #define HWIO_REO_R0_REO2SW3_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
22345 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
22349 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
22367 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
22385 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
22389 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
22403 #define HWIO_REO_R0_REO2SW3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
22407 #define HWIO_REO_R0_REO2SW3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
22421 #define HWIO_REO_R0_REO2SW3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
22425 #define HWIO_REO_R0_REO2SW3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
22441 #define HWIO_REO_R0_REO2SW3_RING_MSI1_DATA_INM(x, m) \ argument
22445 #define HWIO_REO_R0_REO2SW3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
22459 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
22463 #define HWIO_REO_R0_REO2SW3_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
22483 #define HWIO_REO_R0_REO2SW3_RING_MSI2_BASE_LSB_INM(x, m) \ argument
22487 #define HWIO_REO_R0_REO2SW3_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
22501 #define HWIO_REO_R0_REO2SW3_RING_MSI2_BASE_MSB_INM(x, m) \ argument
22505 #define HWIO_REO_R0_REO2SW3_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
22521 #define HWIO_REO_R0_REO2SW3_RING_MSI2_DATA_INM(x, m) \ argument
22525 #define HWIO_REO_R0_REO2SW3_RING_MSI2_DATA_OUTM(x,m,v) \ argument
22539 #define HWIO_REO_R0_REO2SW3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
22543 #define HWIO_REO_R0_REO2SW3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
22557 #define HWIO_REO_R0_REO2SW3_RING_MISC_1_INM(x, m) \ argument
22561 #define HWIO_REO_R0_REO2SW3_RING_MISC_1_OUTM(x,m,v) \ argument
22577 #define HWIO_REO_R0_REO2SW4_RING_BASE_LSB_INM(x, m) \ argument
22581 #define HWIO_REO_R0_REO2SW4_RING_BASE_LSB_OUTM(x,m,v) \ argument
22595 #define HWIO_REO_R0_REO2SW4_RING_BASE_MSB_INM(x, m) \ argument
22599 #define HWIO_REO_R0_REO2SW4_RING_BASE_MSB_OUTM(x,m,v) \ argument
22615 #define HWIO_REO_R0_REO2SW4_RING_ID_INM(x, m) \ argument
22619 #define HWIO_REO_R0_REO2SW4_RING_ID_OUTM(x,m,v) \ argument
22635 #define HWIO_REO_R0_REO2SW4_RING_STATUS_INM(x, m) \ argument
22651 #define HWIO_REO_R0_REO2SW4_RING_MISC_INM(x, m) \ argument
22655 #define HWIO_REO_R0_REO2SW4_RING_MISC_OUTM(x,m,v) \ argument
22693 #define HWIO_REO_R0_REO2SW4_RING_HP_ADDR_LSB_INM(x, m) \ argument
22697 #define HWIO_REO_R0_REO2SW4_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
22711 #define HWIO_REO_R0_REO2SW4_RING_HP_ADDR_MSB_INM(x, m) \ argument
22715 #define HWIO_REO_R0_REO2SW4_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
22729 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
22733 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
22751 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
22769 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
22773 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
22787 #define HWIO_REO_R0_REO2SW4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
22791 #define HWIO_REO_R0_REO2SW4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
22805 #define HWIO_REO_R0_REO2SW4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
22809 #define HWIO_REO_R0_REO2SW4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
22825 #define HWIO_REO_R0_REO2SW4_RING_MSI1_DATA_INM(x, m) \ argument
22829 #define HWIO_REO_R0_REO2SW4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
22843 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
22847 #define HWIO_REO_R0_REO2SW4_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
22867 #define HWIO_REO_R0_REO2SW4_RING_MSI2_BASE_LSB_INM(x, m) \ argument
22871 #define HWIO_REO_R0_REO2SW4_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
22885 #define HWIO_REO_R0_REO2SW4_RING_MSI2_BASE_MSB_INM(x, m) \ argument
22889 #define HWIO_REO_R0_REO2SW4_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
22905 #define HWIO_REO_R0_REO2SW4_RING_MSI2_DATA_INM(x, m) \ argument
22909 #define HWIO_REO_R0_REO2SW4_RING_MSI2_DATA_OUTM(x,m,v) \ argument
22923 #define HWIO_REO_R0_REO2SW4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
22927 #define HWIO_REO_R0_REO2SW4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
22941 #define HWIO_REO_R0_REO2SW4_RING_MISC_1_INM(x, m) \ argument
22945 #define HWIO_REO_R0_REO2SW4_RING_MISC_1_OUTM(x,m,v) \ argument
22961 #define HWIO_REO_R0_REO2SW5_RING_BASE_LSB_INM(x, m) \ argument
22965 #define HWIO_REO_R0_REO2SW5_RING_BASE_LSB_OUTM(x,m,v) \ argument
22979 #define HWIO_REO_R0_REO2SW5_RING_BASE_MSB_INM(x, m) \ argument
22983 #define HWIO_REO_R0_REO2SW5_RING_BASE_MSB_OUTM(x,m,v) \ argument
22999 #define HWIO_REO_R0_REO2SW5_RING_ID_INM(x, m) \ argument
23003 #define HWIO_REO_R0_REO2SW5_RING_ID_OUTM(x,m,v) \ argument
23019 #define HWIO_REO_R0_REO2SW5_RING_STATUS_INM(x, m) \ argument
23035 #define HWIO_REO_R0_REO2SW5_RING_MISC_INM(x, m) \ argument
23039 #define HWIO_REO_R0_REO2SW5_RING_MISC_OUTM(x,m,v) \ argument
23077 #define HWIO_REO_R0_REO2SW5_RING_HP_ADDR_LSB_INM(x, m) \ argument
23081 #define HWIO_REO_R0_REO2SW5_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
23095 #define HWIO_REO_R0_REO2SW5_RING_HP_ADDR_MSB_INM(x, m) \ argument
23099 #define HWIO_REO_R0_REO2SW5_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
23113 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
23117 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
23135 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
23153 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
23157 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
23171 #define HWIO_REO_R0_REO2SW5_RING_MSI1_BASE_LSB_INM(x, m) \ argument
23175 #define HWIO_REO_R0_REO2SW5_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
23189 #define HWIO_REO_R0_REO2SW5_RING_MSI1_BASE_MSB_INM(x, m) \ argument
23193 #define HWIO_REO_R0_REO2SW5_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
23209 #define HWIO_REO_R0_REO2SW5_RING_MSI1_DATA_INM(x, m) \ argument
23213 #define HWIO_REO_R0_REO2SW5_RING_MSI1_DATA_OUTM(x,m,v) \ argument
23227 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
23231 #define HWIO_REO_R0_REO2SW5_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
23251 #define HWIO_REO_R0_REO2SW5_RING_MSI2_BASE_LSB_INM(x, m) \ argument
23255 #define HWIO_REO_R0_REO2SW5_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
23269 #define HWIO_REO_R0_REO2SW5_RING_MSI2_BASE_MSB_INM(x, m) \ argument
23273 #define HWIO_REO_R0_REO2SW5_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
23289 #define HWIO_REO_R0_REO2SW5_RING_MSI2_DATA_INM(x, m) \ argument
23293 #define HWIO_REO_R0_REO2SW5_RING_MSI2_DATA_OUTM(x,m,v) \ argument
23307 #define HWIO_REO_R0_REO2SW5_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
23311 #define HWIO_REO_R0_REO2SW5_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
23325 #define HWIO_REO_R0_REO2SW5_RING_MISC_1_INM(x, m) \ argument
23329 #define HWIO_REO_R0_REO2SW5_RING_MISC_1_OUTM(x,m,v) \ argument
23345 #define HWIO_REO_R0_REO2SW6_RING_BASE_LSB_INM(x, m) \ argument
23349 #define HWIO_REO_R0_REO2SW6_RING_BASE_LSB_OUTM(x,m,v) \ argument
23363 #define HWIO_REO_R0_REO2SW6_RING_BASE_MSB_INM(x, m) \ argument
23367 #define HWIO_REO_R0_REO2SW6_RING_BASE_MSB_OUTM(x,m,v) \ argument
23383 #define HWIO_REO_R0_REO2SW6_RING_ID_INM(x, m) \ argument
23387 #define HWIO_REO_R0_REO2SW6_RING_ID_OUTM(x,m,v) \ argument
23403 #define HWIO_REO_R0_REO2SW6_RING_STATUS_INM(x, m) \ argument
23419 #define HWIO_REO_R0_REO2SW6_RING_MISC_INM(x, m) \ argument
23423 #define HWIO_REO_R0_REO2SW6_RING_MISC_OUTM(x,m,v) \ argument
23461 #define HWIO_REO_R0_REO2SW6_RING_HP_ADDR_LSB_INM(x, m) \ argument
23465 #define HWIO_REO_R0_REO2SW6_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
23479 #define HWIO_REO_R0_REO2SW6_RING_HP_ADDR_MSB_INM(x, m) \ argument
23483 #define HWIO_REO_R0_REO2SW6_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
23497 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
23501 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
23519 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
23537 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
23541 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
23555 #define HWIO_REO_R0_REO2SW6_RING_MSI1_BASE_LSB_INM(x, m) \ argument
23559 #define HWIO_REO_R0_REO2SW6_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
23573 #define HWIO_REO_R0_REO2SW6_RING_MSI1_BASE_MSB_INM(x, m) \ argument
23577 #define HWIO_REO_R0_REO2SW6_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
23593 #define HWIO_REO_R0_REO2SW6_RING_MSI1_DATA_INM(x, m) \ argument
23597 #define HWIO_REO_R0_REO2SW6_RING_MSI1_DATA_OUTM(x,m,v) \ argument
23611 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
23615 #define HWIO_REO_R0_REO2SW6_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
23635 #define HWIO_REO_R0_REO2SW6_RING_MSI2_BASE_LSB_INM(x, m) \ argument
23639 #define HWIO_REO_R0_REO2SW6_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
23653 #define HWIO_REO_R0_REO2SW6_RING_MSI2_BASE_MSB_INM(x, m) \ argument
23657 #define HWIO_REO_R0_REO2SW6_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
23673 #define HWIO_REO_R0_REO2SW6_RING_MSI2_DATA_INM(x, m) \ argument
23677 #define HWIO_REO_R0_REO2SW6_RING_MSI2_DATA_OUTM(x,m,v) \ argument
23691 #define HWIO_REO_R0_REO2SW6_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
23695 #define HWIO_REO_R0_REO2SW6_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
23709 #define HWIO_REO_R0_REO2SW6_RING_MISC_1_INM(x, m) \ argument
23713 #define HWIO_REO_R0_REO2SW6_RING_MISC_1_OUTM(x,m,v) \ argument
23729 #define HWIO_REO_R0_REO2SW0_RING_BASE_LSB_INM(x, m) \ argument
23733 #define HWIO_REO_R0_REO2SW0_RING_BASE_LSB_OUTM(x,m,v) \ argument
23747 #define HWIO_REO_R0_REO2SW0_RING_BASE_MSB_INM(x, m) \ argument
23751 #define HWIO_REO_R0_REO2SW0_RING_BASE_MSB_OUTM(x,m,v) \ argument
23767 #define HWIO_REO_R0_REO2SW0_RING_ID_INM(x, m) \ argument
23771 #define HWIO_REO_R0_REO2SW0_RING_ID_OUTM(x,m,v) \ argument
23787 #define HWIO_REO_R0_REO2SW0_RING_STATUS_INM(x, m) \ argument
23803 #define HWIO_REO_R0_REO2SW0_RING_MISC_INM(x, m) \ argument
23807 #define HWIO_REO_R0_REO2SW0_RING_MISC_OUTM(x,m,v) \ argument
23845 #define HWIO_REO_R0_REO2SW0_RING_HP_ADDR_LSB_INM(x, m) \ argument
23849 #define HWIO_REO_R0_REO2SW0_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
23863 #define HWIO_REO_R0_REO2SW0_RING_HP_ADDR_MSB_INM(x, m) \ argument
23867 #define HWIO_REO_R0_REO2SW0_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
23881 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
23885 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
23903 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
23921 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
23925 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
23939 #define HWIO_REO_R0_REO2SW0_RING_MSI1_BASE_LSB_INM(x, m) \ argument
23943 #define HWIO_REO_R0_REO2SW0_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
23957 #define HWIO_REO_R0_REO2SW0_RING_MSI1_BASE_MSB_INM(x, m) \ argument
23961 #define HWIO_REO_R0_REO2SW0_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
23977 #define HWIO_REO_R0_REO2SW0_RING_MSI1_DATA_INM(x, m) \ argument
23981 #define HWIO_REO_R0_REO2SW0_RING_MSI1_DATA_OUTM(x,m,v) \ argument
23995 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
23999 #define HWIO_REO_R0_REO2SW0_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
24019 #define HWIO_REO_R0_REO2SW0_RING_MSI2_BASE_LSB_INM(x, m) \ argument
24023 #define HWIO_REO_R0_REO2SW0_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
24037 #define HWIO_REO_R0_REO2SW0_RING_MSI2_BASE_MSB_INM(x, m) \ argument
24041 #define HWIO_REO_R0_REO2SW0_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
24057 #define HWIO_REO_R0_REO2SW0_RING_MSI2_DATA_INM(x, m) \ argument
24061 #define HWIO_REO_R0_REO2SW0_RING_MSI2_DATA_OUTM(x,m,v) \ argument
24075 #define HWIO_REO_R0_REO2SW0_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
24079 #define HWIO_REO_R0_REO2SW0_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
24093 #define HWIO_REO_R0_REO2SW0_RING_MISC_1_INM(x, m) \ argument
24097 #define HWIO_REO_R0_REO2SW0_RING_MISC_1_OUTM(x,m,v) \ argument
24113 #define HWIO_REO_R0_REO2PPE_RING_BASE_LSB_INM(x, m) \ argument
24117 #define HWIO_REO_R0_REO2PPE_RING_BASE_LSB_OUTM(x,m,v) \ argument
24131 #define HWIO_REO_R0_REO2PPE_RING_BASE_MSB_INM(x, m) \ argument
24135 #define HWIO_REO_R0_REO2PPE_RING_BASE_MSB_OUTM(x,m,v) \ argument
24151 #define HWIO_REO_R0_REO2PPE_RING_ID_INM(x, m) \ argument
24155 #define HWIO_REO_R0_REO2PPE_RING_ID_OUTM(x,m,v) \ argument
24171 #define HWIO_REO_R0_REO2PPE_RING_STATUS_INM(x, m) \ argument
24187 #define HWIO_REO_R0_REO2PPE_RING_MISC_INM(x, m) \ argument
24191 #define HWIO_REO_R0_REO2PPE_RING_MISC_OUTM(x,m,v) \ argument
24229 #define HWIO_REO_R0_REO2PPE_RING_HP_ADDR_LSB_INM(x, m) \ argument
24233 #define HWIO_REO_R0_REO2PPE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
24247 #define HWIO_REO_R0_REO2PPE_RING_HP_ADDR_MSB_INM(x, m) \ argument
24251 #define HWIO_REO_R0_REO2PPE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
24265 #define HWIO_REO_R0_REO2PPE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
24269 #define HWIO_REO_R0_REO2PPE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
24287 #define HWIO_REO_R0_REO2PPE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
24305 #define HWIO_REO_R0_REO2PPE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
24309 #define HWIO_REO_R0_REO2PPE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
24323 #define HWIO_REO_R0_REO2PPE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
24327 #define HWIO_REO_R0_REO2PPE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
24341 #define HWIO_REO_R0_REO2PPE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
24345 #define HWIO_REO_R0_REO2PPE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
24361 #define HWIO_REO_R0_REO2PPE_RING_MSI1_DATA_INM(x, m) \ argument
24365 #define HWIO_REO_R0_REO2PPE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
24379 #define HWIO_REO_R0_REO2PPE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
24383 #define HWIO_REO_R0_REO2PPE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
24403 #define HWIO_REO_R0_REO2PPE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
24407 #define HWIO_REO_R0_REO2PPE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
24421 #define HWIO_REO_R0_REO2PPE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
24425 #define HWIO_REO_R0_REO2PPE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
24441 #define HWIO_REO_R0_REO2PPE_RING_MSI2_DATA_INM(x, m) \ argument
24445 #define HWIO_REO_R0_REO2PPE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
24459 #define HWIO_REO_R0_REO2PPE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
24463 #define HWIO_REO_R0_REO2PPE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
24477 #define HWIO_REO_R0_REO2PPE_RING_MISC_1_INM(x, m) \ argument
24481 #define HWIO_REO_R0_REO2PPE_RING_MISC_1_OUTM(x,m,v) \ argument
24497 #define HWIO_REO_R0_REO2FW_RING_BASE_LSB_INM(x, m) \ argument
24501 #define HWIO_REO_R0_REO2FW_RING_BASE_LSB_OUTM(x,m,v) \ argument
24515 #define HWIO_REO_R0_REO2FW_RING_BASE_MSB_INM(x, m) \ argument
24519 #define HWIO_REO_R0_REO2FW_RING_BASE_MSB_OUTM(x,m,v) \ argument
24535 #define HWIO_REO_R0_REO2FW_RING_ID_INM(x, m) \ argument
24539 #define HWIO_REO_R0_REO2FW_RING_ID_OUTM(x,m,v) \ argument
24555 #define HWIO_REO_R0_REO2FW_RING_STATUS_INM(x, m) \ argument
24571 #define HWIO_REO_R0_REO2FW_RING_MISC_INM(x, m) \ argument
24575 #define HWIO_REO_R0_REO2FW_RING_MISC_OUTM(x,m,v) \ argument
24613 #define HWIO_REO_R0_REO2FW_RING_HP_ADDR_LSB_INM(x, m) \ argument
24617 #define HWIO_REO_R0_REO2FW_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
24631 #define HWIO_REO_R0_REO2FW_RING_HP_ADDR_MSB_INM(x, m) \ argument
24635 #define HWIO_REO_R0_REO2FW_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
24649 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
24653 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
24671 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
24689 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
24693 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
24707 #define HWIO_REO_R0_REO2FW_RING_MSI1_BASE_LSB_INM(x, m) \ argument
24711 #define HWIO_REO_R0_REO2FW_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
24725 #define HWIO_REO_R0_REO2FW_RING_MSI1_BASE_MSB_INM(x, m) \ argument
24729 #define HWIO_REO_R0_REO2FW_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
24745 #define HWIO_REO_R0_REO2FW_RING_MSI1_DATA_INM(x, m) \ argument
24749 #define HWIO_REO_R0_REO2FW_RING_MSI1_DATA_OUTM(x,m,v) \ argument
24763 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
24767 #define HWIO_REO_R0_REO2FW_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
24787 #define HWIO_REO_R0_REO2FW_RING_MSI2_BASE_LSB_INM(x, m) \ argument
24791 #define HWIO_REO_R0_REO2FW_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
24805 #define HWIO_REO_R0_REO2FW_RING_MSI2_BASE_MSB_INM(x, m) \ argument
24809 #define HWIO_REO_R0_REO2FW_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
24825 #define HWIO_REO_R0_REO2FW_RING_MSI2_DATA_INM(x, m) \ argument
24829 #define HWIO_REO_R0_REO2FW_RING_MSI2_DATA_OUTM(x,m,v) \ argument
24843 #define HWIO_REO_R0_REO2FW_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
24847 #define HWIO_REO_R0_REO2FW_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
24861 #define HWIO_REO_R0_REO2FW_RING_MISC_1_INM(x, m) \ argument
24865 #define HWIO_REO_R0_REO2FW_RING_MISC_1_OUTM(x,m,v) \ argument
24881 #define HWIO_REO_R0_REO_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
24885 #define HWIO_REO_R0_REO_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
24899 #define HWIO_REO_R0_REO_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
24903 #define HWIO_REO_R0_REO_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
24919 #define HWIO_REO_R0_REO_RELEASE_RING_ID_INM(x, m) \ argument
24923 #define HWIO_REO_R0_REO_RELEASE_RING_ID_OUTM(x,m,v) \ argument
24939 #define HWIO_REO_R0_REO_RELEASE_RING_STATUS_INM(x, m) \ argument
24955 #define HWIO_REO_R0_REO_RELEASE_RING_MISC_INM(x, m) \ argument
24959 #define HWIO_REO_R0_REO_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
24997 #define HWIO_REO_R0_REO_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
25001 #define HWIO_REO_R0_REO_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
25015 #define HWIO_REO_R0_REO_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
25019 #define HWIO_REO_R0_REO_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
25033 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
25037 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
25055 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
25073 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
25077 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
25091 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
25095 #define HWIO_REO_R0_REO_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
25115 #define HWIO_REO_R0_REO_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
25119 #define HWIO_REO_R0_REO_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
25133 #define HWIO_REO_R0_REO_RELEASE_RING_MISC_1_INM(x, m) \ argument
25137 #define HWIO_REO_R0_REO_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
25153 #define HWIO_REO_R0_REO_STATUS_RING_BASE_LSB_INM(x, m) \ argument
25157 #define HWIO_REO_R0_REO_STATUS_RING_BASE_LSB_OUTM(x,m,v) \ argument
25171 #define HWIO_REO_R0_REO_STATUS_RING_BASE_MSB_INM(x, m) \ argument
25175 #define HWIO_REO_R0_REO_STATUS_RING_BASE_MSB_OUTM(x,m,v) \ argument
25191 #define HWIO_REO_R0_REO_STATUS_RING_ID_INM(x, m) \ argument
25195 #define HWIO_REO_R0_REO_STATUS_RING_ID_OUTM(x,m,v) \ argument
25211 #define HWIO_REO_R0_REO_STATUS_RING_STATUS_INM(x, m) \ argument
25227 #define HWIO_REO_R0_REO_STATUS_RING_MISC_INM(x, m) \ argument
25231 #define HWIO_REO_R0_REO_STATUS_RING_MISC_OUTM(x,m,v) \ argument
25269 #define HWIO_REO_R0_REO_STATUS_RING_HP_ADDR_LSB_INM(x, m) \ argument
25273 #define HWIO_REO_R0_REO_STATUS_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
25287 #define HWIO_REO_R0_REO_STATUS_RING_HP_ADDR_MSB_INM(x, m) \ argument
25291 #define HWIO_REO_R0_REO_STATUS_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
25305 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
25309 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
25327 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
25345 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
25349 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
25363 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_BASE_LSB_INM(x, m) \ argument
25367 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
25381 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_BASE_MSB_INM(x, m) \ argument
25385 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
25401 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_DATA_INM(x, m) \ argument
25405 #define HWIO_REO_R0_REO_STATUS_RING_MSI1_DATA_OUTM(x,m,v) \ argument
25419 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
25423 #define HWIO_REO_R0_REO_STATUS_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
25443 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_BASE_LSB_INM(x, m) \ argument
25447 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
25461 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_BASE_MSB_INM(x, m) \ argument
25465 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
25481 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_DATA_INM(x, m) \ argument
25485 #define HWIO_REO_R0_REO_STATUS_RING_MSI2_DATA_OUTM(x,m,v) \ argument
25499 #define HWIO_REO_R0_REO_STATUS_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
25503 #define HWIO_REO_R0_REO_STATUS_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
25517 #define HWIO_REO_R0_REO_STATUS_RING_MISC_1_INM(x, m) \ argument
25521 #define HWIO_REO_R0_REO_STATUS_RING_MISC_1_OUTM(x,m,v) \ argument
25537 #define HWIO_REO_R0_WATCHDOG_TIMEOUT_INM(x, m) \ argument
25541 #define HWIO_REO_R0_WATCHDOG_TIMEOUT_OUTM(x,m,v) \ argument
25559 #define HWIO_REO_R0_WATCHDOG_WARNING_STATUS_INM(x, m) \ argument
25595 #define HWIO_REO_R0_INTERRUPT_DATA_CAPTURE_IX_0_INM(x, m) \ argument
25609 #define HWIO_REO_R0_MSDU_BUF_COUNT_CFG_INM(x, m) \ argument
25613 #define HWIO_REO_R0_MSDU_BUF_COUNT_CFG_OUTM(x,m,v) \ argument
25629 #define HWIO_REO_R0_AGING_THRESHOLD_IX_0_INM(x, m) \ argument
25633 #define HWIO_REO_R0_AGING_THRESHOLD_IX_0_OUTM(x,m,v) \ argument
25647 #define HWIO_REO_R0_AGING_THRESHOLD_IX_1_INM(x, m) \ argument
25651 #define HWIO_REO_R0_AGING_THRESHOLD_IX_1_OUTM(x,m,v) \ argument
25665 #define HWIO_REO_R0_AGING_THRESHOLD_IX_2_INM(x, m) \ argument
25669 #define HWIO_REO_R0_AGING_THRESHOLD_IX_2_OUTM(x,m,v) \ argument
25683 #define HWIO_REO_R0_AGING_THRESHOLD_IX_3_INM(x, m) \ argument
25687 #define HWIO_REO_R0_AGING_THRESHOLD_IX_3_OUTM(x,m,v) \ argument
25701 #define HWIO_REO_R0_AGING_LINK_HEADPTR_LO_IX_0_INM(x, m) \ argument
25715 #define HWIO_REO_R0_AGING_LINK_HEADPTR_HI_IX_0_INM(x, m) \ argument
25729 #define HWIO_REO_R0_AGING_LINK_TAILPTR_LO_IX_0_INM(x, m) \ argument
25743 #define HWIO_REO_R0_AGING_LINK_TAILPTR_HI_IX_0_INM(x, m) \ argument
25757 #define HWIO_REO_R0_AGING_LINK_HEADPTR_LO_IX_1_INM(x, m) \ argument
25771 #define HWIO_REO_R0_AGING_LINK_HEADPTR_HI_IX_1_INM(x, m) \ argument
25785 #define HWIO_REO_R0_AGING_LINK_TAILPTR_LO_IX_1_INM(x, m) \ argument
25799 #define HWIO_REO_R0_AGING_LINK_TAILPTR_HI_IX_1_INM(x, m) \ argument
25813 #define HWIO_REO_R0_AGING_LINK_HEADPTR_LO_IX_2_INM(x, m) \ argument
25827 #define HWIO_REO_R0_AGING_LINK_HEADPTR_HI_IX_2_INM(x, m) \ argument
25841 #define HWIO_REO_R0_AGING_LINK_TAILPTR_LO_IX_2_INM(x, m) \ argument
25855 #define HWIO_REO_R0_AGING_LINK_TAILPTR_HI_IX_2_INM(x, m) \ argument
25869 #define HWIO_REO_R0_AGING_LINK_HEADPTR_LO_IX_3_INM(x, m) \ argument
25883 #define HWIO_REO_R0_AGING_LINK_HEADPTR_HI_IX_3_INM(x, m) \ argument
25897 #define HWIO_REO_R0_AGING_LINK_TAILPTR_LO_IX_3_INM(x, m) \ argument
25911 #define HWIO_REO_R0_AGING_LINK_TAILPTR_HI_IX_3_INM(x, m) \ argument
25925 #define HWIO_REO_R0_AGING_NUM_QUEUES_IX_0_INM(x, m) \ argument
25939 #define HWIO_REO_R0_AGING_NUM_QUEUES_IX_1_INM(x, m) \ argument
25953 #define HWIO_REO_R0_AGING_NUM_QUEUES_IX_2_INM(x, m) \ argument
25967 #define HWIO_REO_R0_AGING_NUM_QUEUES_IX_3_INM(x, m) \ argument
25981 #define HWIO_REO_R0_AGING_TIMESTAMP_IX_0_INM(x, m) \ argument
25995 #define HWIO_REO_R0_AGING_TIMESTAMP_IX_1_INM(x, m) \ argument
26009 #define HWIO_REO_R0_AGING_TIMESTAMP_IX_2_INM(x, m) \ argument
26023 #define HWIO_REO_R0_AGING_TIMESTAMP_IX_3_INM(x, m) \ argument
26037 #define HWIO_REO_R0_AGING_CONTROL_INM(x, m) \ argument
26041 #define HWIO_REO_R0_AGING_CONTROL_OUTM(x,m,v) \ argument
26055 #define HWIO_REO_R0_MISC_CTL_INM(x, m) \ argument
26059 #define HWIO_REO_R0_MISC_CTL_OUTM(x,m,v) \ argument
26085 #define HWIO_REO_R0_MISC_CTL_2_INM(x, m) \ argument
26089 #define HWIO_REO_R0_MISC_CTL_2_OUTM(x,m,v) \ argument
26129 #define HWIO_REO_R0_MISC_CTL_3_INM(x, m) \ argument
26133 #define HWIO_REO_R0_MISC_CTL_3_OUTM(x,m,v) \ argument
26169 #define HWIO_REO_R0_MISC_CTL_4_INM(x, m) \ argument
26173 #define HWIO_REO_R0_MISC_CTL_4_OUTM(x,m,v) \ argument
26227 #define HWIO_REO_R0_REO2PPE_DEST_INFO_INM(x, m) \ argument
26231 #define HWIO_REO_R0_REO2PPE_DEST_INFO_OUTM(x,m,v) \ argument
26245 #define HWIO_REO_R0_HIGH_MEMORY_THRESHOLD_INM(x, m) \ argument
26249 #define HWIO_REO_R0_HIGH_MEMORY_THRESHOLD_OUTM(x,m,v) \ argument
26263 #define HWIO_REO_R0_AC_BUFFERS_USED_IX_0_INM(x, m) \ argument
26277 #define HWIO_REO_R0_AC_BUFFERS_USED_IX_1_INM(x, m) \ argument
26291 #define HWIO_REO_R0_AC_BUFFERS_USED_IX_2_INM(x, m) \ argument
26305 #define HWIO_REO_R0_AC_BUFFERS_USED_IX_3_INM(x, m) \ argument
26319 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_0_INM(x, m) \ argument
26323 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_0_OUTM(x,m,v) \ argument
26337 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_1_INM(x, m) \ argument
26341 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_1_OUTM(x,m,v) \ argument
26355 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_2_INM(x, m) \ argument
26359 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_IX_2_OUTM(x,m,v) \ argument
26373 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_TOTAL_INM(x, m) \ argument
26377 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_THRESH_TOTAL_OUTM(x,m,v) \ argument
26391 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_0_INM(x, m) \ argument
26395 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_0_OUTM(x,m,v) \ argument
26409 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_1_INM(x, m) \ argument
26413 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_1_OUTM(x,m,v) \ argument
26427 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_2_INM(x, m) \ argument
26431 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_IX_2_OUTM(x,m,v) \ argument
26445 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_CTRL_INM(x, m) \ argument
26449 #define HWIO_REO_R0_GLOBAL_LINK_DESC_COUNT_CTRL_OUTM(x,m,v) \ argument
26463 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_LO_IX_0_INM(x, m) \ argument
26477 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_HI_IX_0_INM(x, m) \ argument
26491 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_LO_IX_1_INM(x, m) \ argument
26505 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_HI_IX_1_INM(x, m) \ argument
26519 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_LO_IX_2_INM(x, m) \ argument
26533 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_HI_IX_2_INM(x, m) \ argument
26547 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_LO_IX_3_INM(x, m) \ argument
26561 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_ADDR_HI_IX_3_INM(x, m) \ argument
26575 #define HWIO_REO_R0_QUEUE_DESC_BLOCK_INFO_INM(x, m) \ argument
26591 #define HWIO_REO_R0_CACHE_CTL_CONFIG_INM(x, m) \ argument
26595 #define HWIO_REO_R0_CACHE_CTL_CONFIG_OUTM(x,m,v) \ argument
26627 #define HWIO_REO_R0_CACHE_CTL_CONTROL_INM(x, m) \ argument
26631 #define HWIO_REO_R0_CACHE_CTL_CONTROL_OUTM(x,m,v) \ argument
26647 #define HWIO_REO_R0_CACHE_CTL_CONFIG_SET_INM(x, m) \ argument
26651 #define HWIO_REO_R0_CACHE_CTL_CONFIG_SET_OUTM(x,m,v) \ argument
26665 #define HWIO_REO_R0_CACHE_CTL_SET_SIZE_INM(x, m) \ argument
26669 #define HWIO_REO_R0_CACHE_CTL_SET_SIZE_OUTM(x,m,v) \ argument
26683 #define HWIO_REO_R0_CACHE_CTL_GXI_PRIORITY_INM(x, m) \ argument
26687 #define HWIO_REO_R0_CACHE_CTL_GXI_PRIORITY_OUTM(x,m,v) \ argument
26703 #define HWIO_REO_R0_CLK_GATE_CTRL_INM(x, m) \ argument
26707 #define HWIO_REO_R0_CLK_GATE_CTRL_OUTM(x,m,v) \ argument
26739 #define HWIO_REO_R0_EVENTMASK_IX_0_INM(x, m) \ argument
26743 #define HWIO_REO_R0_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
26757 #define HWIO_REO_R0_EVENTMASK_IX_1_INM(x, m) \ argument
26761 #define HWIO_REO_R0_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
26775 #define HWIO_REO_R0_EVENTMASK_IX_2_INM(x, m) \ argument
26779 #define HWIO_REO_R0_EVENTMASK_IX_2_OUTM(x,m,v) \ argument
26793 #define HWIO_REO_R0_EVENTMASK_IX_3_INM(x, m) \ argument
26797 #define HWIO_REO_R0_EVENTMASK_IX_3_OUTM(x,m,v) \ argument
26811 #define HWIO_REO_R0_GENERAL_ENABLE2_INM(x, m) \ argument
26815 #define HWIO_REO_R0_GENERAL_ENABLE2_OUTM(x,m,v) \ argument
26833 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_BASE_LSB_INM(x, m) \ argument
26837 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_BASE_LSB_OUTM(x,m,v) \ argument
26851 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_BASE_MSB_INM(x, m) \ argument
26855 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_BASE_MSB_OUTM(x,m,v) \ argument
26871 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_ID_INM(x, m) \ argument
26875 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_ID_OUTM(x,m,v) \ argument
26889 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_STATUS_INM(x, m) \ argument
26905 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MISC_INM(x, m) \ argument
26909 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MISC_OUTM(x,m,v) \ argument
26943 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_TP_ADDR_LSB_INM(x, m) \ argument
26947 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
26961 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_TP_ADDR_MSB_INM(x, m) \ argument
26965 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
26979 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
26983 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
27001 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
27005 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
27019 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
27037 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
27041 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
27055 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
27059 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
27073 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
27089 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
27093 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
27107 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
27111 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
27127 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MSI1_DATA_INM(x, m) \ argument
27131 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
27145 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
27149 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
27163 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_MLO_INM(x, m) \ argument
27167 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
27191 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
27195 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
27209 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
27213 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
27227 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
27231 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
27245 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
27249 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
27263 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
27267 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
27281 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MISC_1_INM(x, m) \ argument
27285 #define HWIO_REO_R0_RXDMA2REO_MLO3_RING_MISC_1_OUTM(x,m,v) \ argument
27301 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_BASE_LSB_INM(x, m) \ argument
27305 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_BASE_LSB_OUTM(x,m,v) \ argument
27319 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_BASE_MSB_INM(x, m) \ argument
27323 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_BASE_MSB_OUTM(x,m,v) \ argument
27339 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_ID_INM(x, m) \ argument
27343 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_ID_OUTM(x,m,v) \ argument
27357 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_STATUS_INM(x, m) \ argument
27373 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MISC_INM(x, m) \ argument
27377 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MISC_OUTM(x,m,v) \ argument
27411 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_TP_ADDR_LSB_INM(x, m) \ argument
27415 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
27429 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_TP_ADDR_MSB_INM(x, m) \ argument
27433 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
27447 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
27451 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
27469 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
27473 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
27487 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
27505 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
27509 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
27523 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
27527 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
27541 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
27557 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
27561 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
27575 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
27579 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
27595 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MSI1_DATA_INM(x, m) \ argument
27599 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
27613 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
27617 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
27631 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_MLO_INM(x, m) \ argument
27635 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
27659 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
27663 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
27677 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
27681 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
27695 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
27699 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
27713 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
27717 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
27731 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
27735 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
27749 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MISC_1_INM(x, m) \ argument
27753 #define HWIO_REO_R0_RXDMA2REO_MLO4_RING_MISC_1_OUTM(x,m,v) \ argument
27769 #define HWIO_REO_R0_REO2PPE1_RING_BASE_LSB_INM(x, m) \ argument
27773 #define HWIO_REO_R0_REO2PPE1_RING_BASE_LSB_OUTM(x,m,v) \ argument
27787 #define HWIO_REO_R0_REO2PPE1_RING_BASE_MSB_INM(x, m) \ argument
27791 #define HWIO_REO_R0_REO2PPE1_RING_BASE_MSB_OUTM(x,m,v) \ argument
27807 #define HWIO_REO_R0_REO2PPE1_RING_ID_INM(x, m) \ argument
27811 #define HWIO_REO_R0_REO2PPE1_RING_ID_OUTM(x,m,v) \ argument
27827 #define HWIO_REO_R0_REO2PPE1_RING_STATUS_INM(x, m) \ argument
27843 #define HWIO_REO_R0_REO2PPE1_RING_MISC_INM(x, m) \ argument
27847 #define HWIO_REO_R0_REO2PPE1_RING_MISC_OUTM(x,m,v) \ argument
27885 #define HWIO_REO_R0_REO2PPE1_RING_HP_ADDR_LSB_INM(x, m) \ argument
27889 #define HWIO_REO_R0_REO2PPE1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
27903 #define HWIO_REO_R0_REO2PPE1_RING_HP_ADDR_MSB_INM(x, m) \ argument
27907 #define HWIO_REO_R0_REO2PPE1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
27921 #define HWIO_REO_R0_REO2PPE1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
27925 #define HWIO_REO_R0_REO2PPE1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
27943 #define HWIO_REO_R0_REO2PPE1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
27961 #define HWIO_REO_R0_REO2PPE1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
27965 #define HWIO_REO_R0_REO2PPE1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
27979 #define HWIO_REO_R0_REO2PPE1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
27983 #define HWIO_REO_R0_REO2PPE1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
27997 #define HWIO_REO_R0_REO2PPE1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
28001 #define HWIO_REO_R0_REO2PPE1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
28017 #define HWIO_REO_R0_REO2PPE1_RING_MSI1_DATA_INM(x, m) \ argument
28021 #define HWIO_REO_R0_REO2PPE1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
28035 #define HWIO_REO_R0_REO2PPE1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
28039 #define HWIO_REO_R0_REO2PPE1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
28059 #define HWIO_REO_R0_REO2PPE1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
28063 #define HWIO_REO_R0_REO2PPE1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
28077 #define HWIO_REO_R0_REO2PPE1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
28081 #define HWIO_REO_R0_REO2PPE1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
28097 #define HWIO_REO_R0_REO2PPE1_RING_MSI2_DATA_INM(x, m) \ argument
28101 #define HWIO_REO_R0_REO2PPE1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
28115 #define HWIO_REO_R0_REO2PPE1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
28119 #define HWIO_REO_R0_REO2PPE1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
28133 #define HWIO_REO_R0_REO2PPE1_RING_MISC_1_INM(x, m) \ argument
28137 #define HWIO_REO_R0_REO2PPE1_RING_MISC_1_OUTM(x,m,v) \ argument
28153 #define HWIO_REO_R1_MISC_DEBUG_CTRL_INM(x, m) \ argument
28157 #define HWIO_REO_R1_MISC_DEBUG_CTRL_OUTM(x,m,v) \ argument
28179 #define HWIO_REO_R1_MISC_PERF_DEBUG_CTRL_INM(x, m) \ argument
28183 #define HWIO_REO_R1_MISC_PERF_DEBUG_CTRL_OUTM(x,m,v) \ argument
28199 #define HWIO_REO_R1_CACHE_CTL_DEBUG_CONTROL_INM(x, m) \ argument
28203 #define HWIO_REO_R1_CACHE_CTL_DEBUG_CONTROL_OUTM(x,m,v) \ argument
28223 #define HWIO_REO_R1_CACHE_CTL_DEBUG_HIT_COUNT_INM(x, m) \ argument
28227 #define HWIO_REO_R1_CACHE_CTL_DEBUG_HIT_COUNT_OUTM(x,m,v) \ argument
28241 #define HWIO_REO_R1_CACHE_CTL_DEBUG_MISS_COUNT_INM(x, m) \ argument
28245 #define HWIO_REO_R1_CACHE_CTL_DEBUG_MISS_COUNT_OUTM(x,m,v) \ argument
28259 #define HWIO_REO_R1_CACHE_CTL_DEBUG_TAG_TABLE_LOW_INM(x, m) \ argument
28263 #define HWIO_REO_R1_CACHE_CTL_DEBUG_TAG_TABLE_LOW_OUTM(x,m,v) \ argument
28277 #define HWIO_REO_R1_CACHE_CTL_DEBUG_TAG_TABLE_HIGH_INM(x, m) \ argument
28281 #define HWIO_REO_R1_CACHE_CTL_DEBUG_TAG_TABLE_HIGH_OUTM(x,m,v) \ argument
28295 #define HWIO_REO_R1_CACHE_CTL_DEBUG_STM_INM(x, m) \ argument
28309 #define HWIO_REO_R1_CACHE_CTL_DEBUG_LINK_LIST_INM(x, m) \ argument
28325 #define HWIO_REO_R1_CACHE_CTL_DEBUG_LINK_LIST1_INM(x, m) \ argument
28341 #define HWIO_REO_R1_CACHE_CTL_DEBUG_LINK_LIST2_INM(x, m) \ argument
28357 #define HWIO_REO_R1_CACHE_CTL_DEBUG_LINK_LIST3_INM(x, m) \ argument
28373 #define HWIO_REO_R1_CACHE_CTL_DEBUG_HW_ERR_INFO_LOW_INM(x, m) \ argument
28387 #define HWIO_REO_R1_CACHE_CTL_DEBUG_HW_ERR_INFO_HIGH_INM(x, m) \ argument
28401 #define HWIO_REO_R1_CACHE_CTL_DEBUG_EMPTY_LINE_COUNTER_INM(x, m) \ argument
28417 #define HWIO_REO_R1_CACHE_CTL_END_OF_TEST_CHECK_INM(x, m) \ argument
28421 #define HWIO_REO_R1_CACHE_CTL_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
28435 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG1_INM(x, m) \ argument
28439 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG1_OUTM(x,m,v) \ argument
28459 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG2_INM(x, m) \ argument
28463 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG2_OUTM(x,m,v) \ argument
28477 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG3_INM(x, m) \ argument
28481 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG3_OUTM(x,m,v) \ argument
28495 #define HWIO_REO_R1_CACHE_CTL_DEBUG_FLUSH_STATUS_INM(x, m) \ argument
28523 #define HWIO_REO_R1_CACHE_CTL_DEBUG_OWNER_CHECK_INM(x, m) \ argument
28539 #define HWIO_REO_R1_CACHE_CTL_DEBUG_OWNER_CHECK_ADDR_HIGH_INM(x, m) \ argument
28553 #define HWIO_REO_R1_CACHE_CTL_DEBUG_OWNER_CHECK_ADDR_LOW_INM(x, m) \ argument
28567 #define HWIO_REO_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
28571 #define HWIO_REO_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
28585 #define HWIO_REO_R1_SM_ALL_IDLE_INM(x, m) \ argument
28603 #define HWIO_REO_R1_TESTBUS_CTRL_INM(x, m) \ argument
28607 #define HWIO_REO_R1_TESTBUS_CTRL_OUTM(x,m,v) \ argument
28621 #define HWIO_REO_R1_TESTBUS_LOWER_INM(x, m) \ argument
28635 #define HWIO_REO_R1_TESTBUS_HIGHER_INM(x, m) \ argument
28649 #define HWIO_REO_R1_SM_STATES_IX_0_INM(x, m) \ argument
28663 #define HWIO_REO_R1_SM_STATES_IX_1_INM(x, m) \ argument
28677 #define HWIO_REO_R1_SM_STATES_IX_2_INM(x, m) \ argument
28691 #define HWIO_REO_R1_SM_STATES_IX_3_INM(x, m) \ argument
28705 #define HWIO_REO_R1_SM_STATES_IX_4_INM(x, m) \ argument
28719 #define HWIO_REO_R1_SM_STATES_IX_5_INM(x, m) \ argument
28733 #define HWIO_REO_R1_SM_STATES_IX_6_INM(x, m) \ argument
28747 #define HWIO_REO_R1_SM_STATES_IX_7_INM(x, m) \ argument
28761 #define HWIO_REO_R1_SM_STATES_IX_8_INM(x, m) \ argument
28775 #define HWIO_REO_R1_SM_STATES_IX_9_INM(x, m) \ argument
28789 #define HWIO_REO_R1_SM_STATES_IX_10_INM(x, m) \ argument
28803 #define HWIO_REO_R1_SM_STATES_IX_11_INM(x, m) \ argument
28817 #define HWIO_REO_R1_SM_STATES_IX_12_INM(x, m) \ argument
28831 #define HWIO_REO_R1_SM_STATES_IX_13_INM(x, m) \ argument
28845 #define HWIO_REO_R1_IDLE_STATES_IX_0_INM(x, m) \ argument
28859 #define HWIO_REO_R1_IDLE_STATES_IX_1_INM(x, m) \ argument
28873 #define HWIO_REO_R1_MISC_DEBUG_STATUS_INM(x, m) \ argument
28897 #define HWIO_REO_R1_DEBUG_COUNTER_MSDU_BUF_COUNT_EXCEEDED_INM(x, m) \ argument
28901 #define HWIO_REO_R1_DEBUG_COUNTER_MSDU_BUF_COUNT_EXCEEDED_OUTM(x,m,v) \ argument
28915 #define HWIO_REO_R1_INVALID_APB_ACCESS_INM(x, m) \ argument
28919 #define HWIO_REO_R1_INVALID_APB_ACCESS_OUTM(x,m,v) \ argument
28935 #define HWIO_REO_R1_SM_STATES_IX_14_INM(x, m) \ argument
28949 #define HWIO_REO_R2_RXDMA2REO0_RING_HP_INM(x, m) \ argument
28953 #define HWIO_REO_R2_RXDMA2REO0_RING_HP_OUTM(x,m,v) \ argument
28967 #define HWIO_REO_R2_RXDMA2REO0_RING_TP_INM(x, m) \ argument
28971 #define HWIO_REO_R2_RXDMA2REO0_RING_TP_OUTM(x,m,v) \ argument
28985 #define HWIO_REO_R2_RXDMA2REO_MLO1_RING_HP_INM(x, m) \ argument
28989 #define HWIO_REO_R2_RXDMA2REO_MLO1_RING_HP_OUTM(x,m,v) \ argument
29003 #define HWIO_REO_R2_RXDMA2REO_MLO1_RING_TP_INM(x, m) \ argument
29007 #define HWIO_REO_R2_RXDMA2REO_MLO1_RING_TP_OUTM(x,m,v) \ argument
29021 #define HWIO_REO_R2_RXDMA2REO_MLO2_RING_HP_INM(x, m) \ argument
29025 #define HWIO_REO_R2_RXDMA2REO_MLO2_RING_HP_OUTM(x,m,v) \ argument
29039 #define HWIO_REO_R2_RXDMA2REO_MLO2_RING_TP_INM(x, m) \ argument
29043 #define HWIO_REO_R2_RXDMA2REO_MLO2_RING_TP_OUTM(x,m,v) \ argument
29057 #define HWIO_REO_R2_WBM2REO_LINK_RING_HP_INM(x, m) \ argument
29061 #define HWIO_REO_R2_WBM2REO_LINK_RING_HP_OUTM(x,m,v) \ argument
29075 #define HWIO_REO_R2_WBM2REO_LINK_RING_TP_INM(x, m) \ argument
29079 #define HWIO_REO_R2_WBM2REO_LINK_RING_TP_OUTM(x,m,v) \ argument
29093 #define HWIO_REO_R2_REO_CMD_RING_HP_INM(x, m) \ argument
29097 #define HWIO_REO_R2_REO_CMD_RING_HP_OUTM(x,m,v) \ argument
29111 #define HWIO_REO_R2_REO_CMD_RING_TP_INM(x, m) \ argument
29115 #define HWIO_REO_R2_REO_CMD_RING_TP_OUTM(x,m,v) \ argument
29129 #define HWIO_REO_R2_SW2REO_RING_HP_INM(x, m) \ argument
29133 #define HWIO_REO_R2_SW2REO_RING_HP_OUTM(x,m,v) \ argument
29147 #define HWIO_REO_R2_SW2REO_RING_TP_INM(x, m) \ argument
29151 #define HWIO_REO_R2_SW2REO_RING_TP_OUTM(x,m,v) \ argument
29165 #define HWIO_REO_R2_SW2REO1_RING_HP_INM(x, m) \ argument
29169 #define HWIO_REO_R2_SW2REO1_RING_HP_OUTM(x,m,v) \ argument
29183 #define HWIO_REO_R2_SW2REO1_RING_TP_INM(x, m) \ argument
29187 #define HWIO_REO_R2_SW2REO1_RING_TP_OUTM(x,m,v) \ argument
29201 #define HWIO_REO_R2_REO2SW1_RING_HP_INM(x, m) \ argument
29205 #define HWIO_REO_R2_REO2SW1_RING_HP_OUTM(x,m,v) \ argument
29219 #define HWIO_REO_R2_REO2SW1_RING_TP_INM(x, m) \ argument
29223 #define HWIO_REO_R2_REO2SW1_RING_TP_OUTM(x,m,v) \ argument
29237 #define HWIO_REO_R2_REO2SW2_RING_HP_INM(x, m) \ argument
29241 #define HWIO_REO_R2_REO2SW2_RING_HP_OUTM(x,m,v) \ argument
29255 #define HWIO_REO_R2_REO2SW2_RING_TP_INM(x, m) \ argument
29259 #define HWIO_REO_R2_REO2SW2_RING_TP_OUTM(x,m,v) \ argument
29273 #define HWIO_REO_R2_REO2SW3_RING_HP_INM(x, m) \ argument
29277 #define HWIO_REO_R2_REO2SW3_RING_HP_OUTM(x,m,v) \ argument
29291 #define HWIO_REO_R2_REO2SW3_RING_TP_INM(x, m) \ argument
29295 #define HWIO_REO_R2_REO2SW3_RING_TP_OUTM(x,m,v) \ argument
29309 #define HWIO_REO_R2_REO2SW4_RING_HP_INM(x, m) \ argument
29313 #define HWIO_REO_R2_REO2SW4_RING_HP_OUTM(x,m,v) \ argument
29327 #define HWIO_REO_R2_REO2SW4_RING_TP_INM(x, m) \ argument
29331 #define HWIO_REO_R2_REO2SW4_RING_TP_OUTM(x,m,v) \ argument
29345 #define HWIO_REO_R2_REO2SW5_RING_HP_INM(x, m) \ argument
29349 #define HWIO_REO_R2_REO2SW5_RING_HP_OUTM(x,m,v) \ argument
29363 #define HWIO_REO_R2_REO2SW5_RING_TP_INM(x, m) \ argument
29367 #define HWIO_REO_R2_REO2SW5_RING_TP_OUTM(x,m,v) \ argument
29381 #define HWIO_REO_R2_REO2SW6_RING_HP_INM(x, m) \ argument
29385 #define HWIO_REO_R2_REO2SW6_RING_HP_OUTM(x,m,v) \ argument
29399 #define HWIO_REO_R2_REO2SW6_RING_TP_INM(x, m) \ argument
29403 #define HWIO_REO_R2_REO2SW6_RING_TP_OUTM(x,m,v) \ argument
29417 #define HWIO_REO_R2_REO2SW0_RING_HP_INM(x, m) \ argument
29421 #define HWIO_REO_R2_REO2SW0_RING_HP_OUTM(x,m,v) \ argument
29435 #define HWIO_REO_R2_REO2SW0_RING_TP_INM(x, m) \ argument
29439 #define HWIO_REO_R2_REO2SW0_RING_TP_OUTM(x,m,v) \ argument
29453 #define HWIO_REO_R2_REO2PPE_RING_HP_INM(x, m) \ argument
29457 #define HWIO_REO_R2_REO2PPE_RING_HP_OUTM(x,m,v) \ argument
29471 #define HWIO_REO_R2_REO2PPE_RING_TP_INM(x, m) \ argument
29475 #define HWIO_REO_R2_REO2PPE_RING_TP_OUTM(x,m,v) \ argument
29489 #define HWIO_REO_R2_REO2FW_RING_HP_INM(x, m) \ argument
29493 #define HWIO_REO_R2_REO2FW_RING_HP_OUTM(x,m,v) \ argument
29507 #define HWIO_REO_R2_REO2FW_RING_TP_INM(x, m) \ argument
29511 #define HWIO_REO_R2_REO2FW_RING_TP_OUTM(x,m,v) \ argument
29525 #define HWIO_REO_R2_REO_RELEASE_RING_HP_INM(x, m) \ argument
29529 #define HWIO_REO_R2_REO_RELEASE_RING_HP_OUTM(x,m,v) \ argument
29543 #define HWIO_REO_R2_REO_RELEASE_RING_TP_INM(x, m) \ argument
29547 #define HWIO_REO_R2_REO_RELEASE_RING_TP_OUTM(x,m,v) \ argument
29561 #define HWIO_REO_R2_REO_STATUS_RING_HP_INM(x, m) \ argument
29565 #define HWIO_REO_R2_REO_STATUS_RING_HP_OUTM(x,m,v) \ argument
29579 #define HWIO_REO_R2_REO_STATUS_RING_TP_INM(x, m) \ argument
29583 #define HWIO_REO_R2_REO_STATUS_RING_TP_OUTM(x,m,v) \ argument
29597 #define HWIO_REO_R2_RXDMA2REO_MLO3_RING_HP_INM(x, m) \ argument
29601 #define HWIO_REO_R2_RXDMA2REO_MLO3_RING_HP_OUTM(x,m,v) \ argument
29615 #define HWIO_REO_R2_RXDMA2REO_MLO3_RING_TP_INM(x, m) \ argument
29619 #define HWIO_REO_R2_RXDMA2REO_MLO3_RING_TP_OUTM(x,m,v) \ argument
29633 #define HWIO_REO_R2_RXDMA2REO_MLO4_RING_HP_INM(x, m) \ argument
29637 #define HWIO_REO_R2_RXDMA2REO_MLO4_RING_HP_OUTM(x,m,v) \ argument
29651 #define HWIO_REO_R2_RXDMA2REO_MLO4_RING_TP_INM(x, m) \ argument
29655 #define HWIO_REO_R2_RXDMA2REO_MLO4_RING_TP_OUTM(x,m,v) \ argument
29669 #define HWIO_REO_R2_REO2PPE1_RING_HP_INM(x, m) \ argument
29673 #define HWIO_REO_R2_REO2PPE1_RING_HP_OUTM(x,m,v) \ argument
29687 #define HWIO_REO_R2_REO2PPE1_RING_TP_INM(x, m) \ argument
29691 #define HWIO_REO_R2_REO2PPE1_RING_TP_OUTM(x,m,v) \ argument
29713 #define HWIO_TQM_R0_CONTROL_INM(x, m) \ argument
29717 #define HWIO_TQM_R0_CONTROL_OUTM(x,m,v) \ argument
29737 #define HWIO_TQM_R0_PAUSE_CONTROL_INM(x, m) \ argument
29741 #define HWIO_TQM_R0_PAUSE_CONTROL_OUTM(x,m,v) \ argument
29759 #define HWIO_TQM_R0_MISC_CONTROL_INM(x, m) \ argument
29763 #define HWIO_TQM_R0_MISC_CONTROL_OUTM(x,m,v) \ argument
29781 #define HWIO_TQM_R0_LINK_0_INM(x, m) \ argument
29785 #define HWIO_TQM_R0_LINK_0_OUTM(x,m,v) \ argument
29799 #define HWIO_TQM_R0_LINK_1_INM(x, m) \ argument
29803 #define HWIO_TQM_R0_LINK_1_OUTM(x,m,v) \ argument
29817 #define HWIO_TQM_R0_LINK_A_INM(x, m) \ argument
29821 #define HWIO_TQM_R0_LINK_A_OUTM(x,m,v) \ argument
29835 #define HWIO_TQM_R0_LINK_B_INM(x, m) \ argument
29839 #define HWIO_TQM_R0_LINK_B_OUTM(x,m,v) \ argument
29853 #define HWIO_TQM_R0_LINK_C_INM(x, m) \ argument
29857 #define HWIO_TQM_R0_LINK_C_OUTM(x,m,v) \ argument
29871 #define HWIO_TQM_R0_LINK_D_INM(x, m) \ argument
29875 #define HWIO_TQM_R0_LINK_D_OUTM(x,m,v) \ argument
29889 #define HWIO_TQM_R0_LINK_E_INM(x, m) \ argument
29893 #define HWIO_TQM_R0_LINK_E_OUTM(x,m,v) \ argument
29907 #define HWIO_TQM_R0_LINK_F_INM(x, m) \ argument
29911 #define HWIO_TQM_R0_LINK_F_OUTM(x,m,v) \ argument
29925 #define HWIO_TQM_R0_LINK_G_INM(x, m) \ argument
29929 #define HWIO_TQM_R0_LINK_G_OUTM(x,m,v) \ argument
29943 #define HWIO_TQM_R0_UPDATE_TX_MPDU_COUNT_SM_CONTROL_INM(x, m) \ argument
29947 #define HWIO_TQM_R0_UPDATE_TX_MPDU_COUNT_SM_CONTROL_OUTM(x,m,v) \ argument
29965 #define HWIO_TQM_R0_TCL2TQM_RING_BASE_LSB_INM(x, m) \ argument
29969 #define HWIO_TQM_R0_TCL2TQM_RING_BASE_LSB_OUTM(x,m,v) \ argument
29983 #define HWIO_TQM_R0_TCL2TQM_RING_BASE_MSB_INM(x, m) \ argument
29987 #define HWIO_TQM_R0_TCL2TQM_RING_BASE_MSB_OUTM(x,m,v) \ argument
30003 #define HWIO_TQM_R0_TCL2TQM_RING_ID_INM(x, m) \ argument
30007 #define HWIO_TQM_R0_TCL2TQM_RING_ID_OUTM(x,m,v) \ argument
30021 #define HWIO_TQM_R0_TCL2TQM_RING_STATUS_INM(x, m) \ argument
30037 #define HWIO_TQM_R0_TCL2TQM_RING_MISC_INM(x, m) \ argument
30041 #define HWIO_TQM_R0_TCL2TQM_RING_MISC_OUTM(x,m,v) \ argument
30075 #define HWIO_TQM_R0_TCL2TQM_RING_TP_ADDR_LSB_INM(x, m) \ argument
30079 #define HWIO_TQM_R0_TCL2TQM_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
30093 #define HWIO_TQM_R0_TCL2TQM_RING_TP_ADDR_MSB_INM(x, m) \ argument
30097 #define HWIO_TQM_R0_TCL2TQM_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
30111 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
30115 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
30133 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
30137 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
30151 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
30169 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
30173 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
30187 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
30191 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
30205 #define HWIO_TQM_R0_TCL2TQM_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
30221 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_BASE_LSB_INM(x, m) \ argument
30225 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
30239 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_BASE_MSB_INM(x, m) \ argument
30243 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
30259 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_DATA_INM(x, m) \ argument
30263 #define HWIO_TQM_R0_TCL2TQM_RING_MSI1_DATA_OUTM(x,m,v) \ argument
30277 #define HWIO_TQM_R0_TCL2TQM_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
30281 #define HWIO_TQM_R0_TCL2TQM_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
30295 #define HWIO_TQM_R0_TCL2TQM_RING_MISC_1_INM(x, m) \ argument
30299 #define HWIO_TQM_R0_TCL2TQM_RING_MISC_1_OUTM(x,m,v) \ argument
30315 #define HWIO_TQM_R0_FW2TQM_RING_BASE_LSB_INM(x, m) \ argument
30319 #define HWIO_TQM_R0_FW2TQM_RING_BASE_LSB_OUTM(x,m,v) \ argument
30333 #define HWIO_TQM_R0_FW2TQM_RING_BASE_MSB_INM(x, m) \ argument
30337 #define HWIO_TQM_R0_FW2TQM_RING_BASE_MSB_OUTM(x,m,v) \ argument
30353 #define HWIO_TQM_R0_FW2TQM_RING_ID_INM(x, m) \ argument
30357 #define HWIO_TQM_R0_FW2TQM_RING_ID_OUTM(x,m,v) \ argument
30371 #define HWIO_TQM_R0_FW2TQM_RING_STATUS_INM(x, m) \ argument
30387 #define HWIO_TQM_R0_FW2TQM_RING_MISC_INM(x, m) \ argument
30391 #define HWIO_TQM_R0_FW2TQM_RING_MISC_OUTM(x,m,v) \ argument
30425 #define HWIO_TQM_R0_FW2TQM_RING_TP_ADDR_LSB_INM(x, m) \ argument
30429 #define HWIO_TQM_R0_FW2TQM_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
30443 #define HWIO_TQM_R0_FW2TQM_RING_TP_ADDR_MSB_INM(x, m) \ argument
30447 #define HWIO_TQM_R0_FW2TQM_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
30461 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
30465 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
30483 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
30487 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
30501 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
30519 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
30523 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
30537 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
30541 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
30555 #define HWIO_TQM_R0_FW2TQM_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
30571 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_BASE_LSB_INM(x, m) \ argument
30575 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
30589 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_BASE_MSB_INM(x, m) \ argument
30593 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
30609 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_DATA_INM(x, m) \ argument
30613 #define HWIO_TQM_R0_FW2TQM_RING_MSI1_DATA_OUTM(x,m,v) \ argument
30627 #define HWIO_TQM_R0_FW2TQM_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
30631 #define HWIO_TQM_R0_FW2TQM_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
30645 #define HWIO_TQM_R0_FW2TQM_RING_MISC_1_INM(x, m) \ argument
30649 #define HWIO_TQM_R0_FW2TQM_RING_MISC_1_OUTM(x,m,v) \ argument
30665 #define HWIO_TQM_R0_SW_CMD_RING_BASE_LSB_INM(x, m) \ argument
30669 #define HWIO_TQM_R0_SW_CMD_RING_BASE_LSB_OUTM(x,m,v) \ argument
30683 #define HWIO_TQM_R0_SW_CMD_RING_BASE_MSB_INM(x, m) \ argument
30687 #define HWIO_TQM_R0_SW_CMD_RING_BASE_MSB_OUTM(x,m,v) \ argument
30703 #define HWIO_TQM_R0_SW_CMD_RING_ID_INM(x, m) \ argument
30707 #define HWIO_TQM_R0_SW_CMD_RING_ID_OUTM(x,m,v) \ argument
30721 #define HWIO_TQM_R0_SW_CMD_RING_STATUS_INM(x, m) \ argument
30737 #define HWIO_TQM_R0_SW_CMD_RING_MISC_INM(x, m) \ argument
30741 #define HWIO_TQM_R0_SW_CMD_RING_MISC_OUTM(x,m,v) \ argument
30775 #define HWIO_TQM_R0_SW_CMD_RING_TP_ADDR_LSB_INM(x, m) \ argument
30779 #define HWIO_TQM_R0_SW_CMD_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
30793 #define HWIO_TQM_R0_SW_CMD_RING_TP_ADDR_MSB_INM(x, m) \ argument
30797 #define HWIO_TQM_R0_SW_CMD_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
30811 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
30815 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
30833 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
30837 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
30851 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
30869 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
30873 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
30887 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
30891 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
30905 #define HWIO_TQM_R0_SW_CMD_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
30921 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_BASE_LSB_INM(x, m) \ argument
30925 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
30939 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_BASE_MSB_INM(x, m) \ argument
30943 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
30959 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_DATA_INM(x, m) \ argument
30963 #define HWIO_TQM_R0_SW_CMD_RING_MSI1_DATA_OUTM(x,m,v) \ argument
30977 #define HWIO_TQM_R0_SW_CMD_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
30981 #define HWIO_TQM_R0_SW_CMD_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
30995 #define HWIO_TQM_R0_SW_CMD_RING_MISC_1_INM(x, m) \ argument
30999 #define HWIO_TQM_R0_SW_CMD_RING_MISC_1_OUTM(x,m,v) \ argument
31015 #define HWIO_TQM_R0_SW_CMD1_RING_BASE_LSB_INM(x, m) \ argument
31019 #define HWIO_TQM_R0_SW_CMD1_RING_BASE_LSB_OUTM(x,m,v) \ argument
31033 #define HWIO_TQM_R0_SW_CMD1_RING_BASE_MSB_INM(x, m) \ argument
31037 #define HWIO_TQM_R0_SW_CMD1_RING_BASE_MSB_OUTM(x,m,v) \ argument
31053 #define HWIO_TQM_R0_SW_CMD1_RING_ID_INM(x, m) \ argument
31057 #define HWIO_TQM_R0_SW_CMD1_RING_ID_OUTM(x,m,v) \ argument
31071 #define HWIO_TQM_R0_SW_CMD1_RING_STATUS_INM(x, m) \ argument
31087 #define HWIO_TQM_R0_SW_CMD1_RING_MISC_INM(x, m) \ argument
31091 #define HWIO_TQM_R0_SW_CMD1_RING_MISC_OUTM(x,m,v) \ argument
31125 #define HWIO_TQM_R0_SW_CMD1_RING_TP_ADDR_LSB_INM(x, m) \ argument
31129 #define HWIO_TQM_R0_SW_CMD1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
31143 #define HWIO_TQM_R0_SW_CMD1_RING_TP_ADDR_MSB_INM(x, m) \ argument
31147 #define HWIO_TQM_R0_SW_CMD1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
31161 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
31165 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
31183 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
31187 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
31201 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
31219 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
31223 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
31237 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
31241 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
31255 #define HWIO_TQM_R0_SW_CMD1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
31271 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
31275 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
31289 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
31293 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
31309 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_DATA_INM(x, m) \ argument
31313 #define HWIO_TQM_R0_SW_CMD1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
31327 #define HWIO_TQM_R0_SW_CMD1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
31331 #define HWIO_TQM_R0_SW_CMD1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
31345 #define HWIO_TQM_R0_SW_CMD1_RING_MISC_1_INM(x, m) \ argument
31349 #define HWIO_TQM_R0_SW_CMD1_RING_MISC_1_OUTM(x,m,v) \ argument
31365 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_BASE_LSB_INM(x, m) \ argument
31369 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_BASE_LSB_OUTM(x,m,v) \ argument
31383 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_BASE_MSB_INM(x, m) \ argument
31387 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_BASE_MSB_OUTM(x,m,v) \ argument
31403 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_ID_INM(x, m) \ argument
31407 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_ID_OUTM(x,m,v) \ argument
31421 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_STATUS_INM(x, m) \ argument
31437 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MISC_INM(x, m) \ argument
31441 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MISC_OUTM(x,m,v) \ argument
31475 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_TP_ADDR_LSB_INM(x, m) \ argument
31479 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
31493 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_TP_ADDR_MSB_INM(x, m) \ argument
31497 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
31511 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
31515 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
31533 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
31537 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
31551 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
31569 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
31573 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
31587 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
31591 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
31605 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
31621 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_BASE_LSB_INM(x, m) \ argument
31625 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
31639 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_BASE_MSB_INM(x, m) \ argument
31643 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
31659 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_DATA_INM(x, m) \ argument
31663 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MSI1_DATA_OUTM(x,m,v) \ argument
31677 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
31681 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
31695 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MISC_1_INM(x, m) \ argument
31699 #define HWIO_TQM_R0_WBM2TQM_LINK_RING_MISC_1_OUTM(x,m,v) \ argument
31715 #define HWIO_TQM_R0_TQM_RELEASE_RING_BASE_LSB_INM(x, m) \ argument
31719 #define HWIO_TQM_R0_TQM_RELEASE_RING_BASE_LSB_OUTM(x,m,v) \ argument
31733 #define HWIO_TQM_R0_TQM_RELEASE_RING_BASE_MSB_INM(x, m) \ argument
31737 #define HWIO_TQM_R0_TQM_RELEASE_RING_BASE_MSB_OUTM(x,m,v) \ argument
31753 #define HWIO_TQM_R0_TQM_RELEASE_RING_ID_INM(x, m) \ argument
31757 #define HWIO_TQM_R0_TQM_RELEASE_RING_ID_OUTM(x,m,v) \ argument
31773 #define HWIO_TQM_R0_TQM_RELEASE_RING_STATUS_INM(x, m) \ argument
31789 #define HWIO_TQM_R0_TQM_RELEASE_RING_MISC_INM(x, m) \ argument
31793 #define HWIO_TQM_R0_TQM_RELEASE_RING_MISC_OUTM(x,m,v) \ argument
31831 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_ADDR_LSB_INM(x, m) \ argument
31835 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
31849 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_ADDR_MSB_INM(x, m) \ argument
31853 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
31867 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
31871 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
31889 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
31907 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
31911 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
31925 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_BASE_LSB_INM(x, m) \ argument
31929 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
31943 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_BASE_MSB_INM(x, m) \ argument
31947 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
31963 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_DATA_INM(x, m) \ argument
31967 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI1_DATA_OUTM(x,m,v) \ argument
31981 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
31985 #define HWIO_TQM_R0_TQM_RELEASE_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
32005 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_BASE_LSB_INM(x, m) \ argument
32009 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
32023 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_BASE_MSB_INM(x, m) \ argument
32027 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
32043 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_DATA_INM(x, m) \ argument
32047 #define HWIO_TQM_R0_TQM_RELEASE_RING_MSI2_DATA_OUTM(x,m,v) \ argument
32061 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
32065 #define HWIO_TQM_R0_TQM_RELEASE_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
32079 #define HWIO_TQM_R0_TQM_RELEASE_RING_MISC_1_INM(x, m) \ argument
32083 #define HWIO_TQM_R0_TQM_RELEASE_RING_MISC_1_OUTM(x,m,v) \ argument
32099 #define HWIO_TQM_R0_TQM_STATUS_RING_BASE_LSB_INM(x, m) \ argument
32103 #define HWIO_TQM_R0_TQM_STATUS_RING_BASE_LSB_OUTM(x,m,v) \ argument
32117 #define HWIO_TQM_R0_TQM_STATUS_RING_BASE_MSB_INM(x, m) \ argument
32121 #define HWIO_TQM_R0_TQM_STATUS_RING_BASE_MSB_OUTM(x,m,v) \ argument
32137 #define HWIO_TQM_R0_TQM_STATUS_RING_ID_INM(x, m) \ argument
32141 #define HWIO_TQM_R0_TQM_STATUS_RING_ID_OUTM(x,m,v) \ argument
32157 #define HWIO_TQM_R0_TQM_STATUS_RING_STATUS_INM(x, m) \ argument
32173 #define HWIO_TQM_R0_TQM_STATUS_RING_MISC_INM(x, m) \ argument
32177 #define HWIO_TQM_R0_TQM_STATUS_RING_MISC_OUTM(x,m,v) \ argument
32215 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_ADDR_LSB_INM(x, m) \ argument
32219 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
32233 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_ADDR_MSB_INM(x, m) \ argument
32237 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
32251 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
32255 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
32273 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
32291 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
32295 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
32309 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_BASE_LSB_INM(x, m) \ argument
32313 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
32327 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_BASE_MSB_INM(x, m) \ argument
32331 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
32347 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_DATA_INM(x, m) \ argument
32351 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI1_DATA_OUTM(x,m,v) \ argument
32365 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
32369 #define HWIO_TQM_R0_TQM_STATUS_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
32389 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_BASE_LSB_INM(x, m) \ argument
32393 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
32407 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_BASE_MSB_INM(x, m) \ argument
32411 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
32427 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_DATA_INM(x, m) \ argument
32431 #define HWIO_TQM_R0_TQM_STATUS_RING_MSI2_DATA_OUTM(x,m,v) \ argument
32445 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
32449 #define HWIO_TQM_R0_TQM_STATUS_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
32463 #define HWIO_TQM_R0_TQM_STATUS_RING_MISC_1_INM(x, m) \ argument
32467 #define HWIO_TQM_R0_TQM_STATUS_RING_MISC_1_OUTM(x,m,v) \ argument
32483 #define HWIO_TQM_R0_TQM_STATUS1_RING_BASE_LSB_INM(x, m) \ argument
32487 #define HWIO_TQM_R0_TQM_STATUS1_RING_BASE_LSB_OUTM(x,m,v) \ argument
32501 #define HWIO_TQM_R0_TQM_STATUS1_RING_BASE_MSB_INM(x, m) \ argument
32505 #define HWIO_TQM_R0_TQM_STATUS1_RING_BASE_MSB_OUTM(x,m,v) \ argument
32521 #define HWIO_TQM_R0_TQM_STATUS1_RING_ID_INM(x, m) \ argument
32525 #define HWIO_TQM_R0_TQM_STATUS1_RING_ID_OUTM(x,m,v) \ argument
32541 #define HWIO_TQM_R0_TQM_STATUS1_RING_STATUS_INM(x, m) \ argument
32557 #define HWIO_TQM_R0_TQM_STATUS1_RING_MISC_INM(x, m) \ argument
32561 #define HWIO_TQM_R0_TQM_STATUS1_RING_MISC_OUTM(x,m,v) \ argument
32599 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_ADDR_LSB_INM(x, m) \ argument
32603 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
32617 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_ADDR_MSB_INM(x, m) \ argument
32621 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
32635 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
32639 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
32657 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
32675 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
32679 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
32693 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
32697 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
32711 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
32715 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
32731 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_DATA_INM(x, m) \ argument
32735 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
32749 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
32753 #define HWIO_TQM_R0_TQM_STATUS1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
32773 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
32777 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
32791 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
32795 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
32811 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_DATA_INM(x, m) \ argument
32815 #define HWIO_TQM_R0_TQM_STATUS1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
32829 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
32833 #define HWIO_TQM_R0_TQM_STATUS1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
32847 #define HWIO_TQM_R0_TQM_STATUS1_RING_MISC_1_INM(x, m) \ argument
32851 #define HWIO_TQM_R0_TQM_STATUS1_RING_MISC_1_OUTM(x,m,v) \ argument
32867 #define HWIO_TQM_R0_CACHE_CTL_CONFIG_INM(x, m) \ argument
32871 #define HWIO_TQM_R0_CACHE_CTL_CONFIG_OUTM(x,m,v) \ argument
32903 #define HWIO_TQM_R0_CACHE_CTL_CONTROL_INM(x, m) \ argument
32907 #define HWIO_TQM_R0_CACHE_CTL_CONTROL_OUTM(x,m,v) \ argument
32923 #define HWIO_TQM_R0_CACHE_CTL_CONFIG_SET_INM(x, m) \ argument
32927 #define HWIO_TQM_R0_CACHE_CTL_CONFIG_SET_OUTM(x,m,v) \ argument
32941 #define HWIO_TQM_R0_CACHE_CTL_SET_SIZE_INM(x, m) \ argument
32945 #define HWIO_TQM_R0_CACHE_CTL_SET_SIZE_OUTM(x,m,v) \ argument
32959 #define HWIO_TQM_R0_CACHE_CTL_GXI_PRIORITY_INM(x, m) \ argument
32963 #define HWIO_TQM_R0_CACHE_CTL_GXI_PRIORITY_OUTM(x,m,v) \ argument
32979 #define HWIO_TQM_R0_CMD_AND_PTR_PREFETCH_INM(x, m) \ argument
32983 #define HWIO_TQM_R0_CMD_AND_PTR_PREFETCH_OUTM(x,m,v) \ argument
33003 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_0_INM(x, m) \ argument
33007 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_0_OUTM(x,m,v) \ argument
33023 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_1_INM(x, m) \ argument
33027 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_1_OUTM(x,m,v) \ argument
33043 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_2_INM(x, m) \ argument
33047 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_2_OUTM(x,m,v) \ argument
33063 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_4_INM(x, m) \ argument
33067 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_4_OUTM(x,m,v) \ argument
33083 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_6_INM(x, m) \ argument
33087 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_6_OUTM(x,m,v) \ argument
33103 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_8_INM(x, m) \ argument
33107 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_8_OUTM(x,m,v) \ argument
33123 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_9_INM(x, m) \ argument
33127 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_9_OUTM(x,m,v) \ argument
33143 #define HWIO_TQM_R0_STATUS_BUFFER_PARTITION_INM(x, m) \ argument
33147 #define HWIO_TQM_R0_STATUS_BUFFER_PARTITION_OUTM(x,m,v) \ argument
33165 #define HWIO_TQM_R0_WATCHDOG_INM(x, m) \ argument
33169 #define HWIO_TQM_R0_WATCHDOG_OUTM(x,m,v) \ argument
33185 #define HWIO_TQM_R0_TESTBUS_CTRL_INM(x, m) \ argument
33189 #define HWIO_TQM_R0_TESTBUS_CTRL_OUTM(x,m,v) \ argument
33203 #define HWIO_TQM_R0_TESTBUS_LOWER_INM(x, m) \ argument
33217 #define HWIO_TQM_R0_TESTBUS_UPPER_INM(x, m) \ argument
33231 #define HWIO_TQM_R0_EVENTMASK_IX_0_INM(x, m) \ argument
33235 #define HWIO_TQM_R0_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
33249 #define HWIO_TQM_R0_EVENTMASK_IX_1_INM(x, m) \ argument
33253 #define HWIO_TQM_R0_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
33267 #define HWIO_TQM_R0_EVENTMASK_IX_2_INM(x, m) \ argument
33271 #define HWIO_TQM_R0_EVENTMASK_IX_2_OUTM(x,m,v) \ argument
33285 #define HWIO_TQM_R0_EVENTMASK_IX_3_INM(x, m) \ argument
33289 #define HWIO_TQM_R0_EVENTMASK_IX_3_OUTM(x,m,v) \ argument
33303 #define HWIO_TQM_R0_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
33307 #define HWIO_TQM_R0_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
33327 #define HWIO_TQM_R0_END_OF_TEST_CHECK_INM(x, m) \ argument
33331 #define HWIO_TQM_R0_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
33345 #define HWIO_TQM_R0_INVALID_APB_ACC_ADDR_INM(x, m) \ argument
33359 #define HWIO_TQM_R0_SM_STATES_IX0_INM(x, m) \ argument
33385 #define HWIO_TQM_R0_SM_STATES_IX1_INM(x, m) \ argument
33413 #define HWIO_TQM_R0_SM_STATES_IX2_INM(x, m) \ argument
33437 #define HWIO_TQM_R0_SM_STATES_IX3_INM(x, m) \ argument
33467 #define HWIO_TQM_R0_MISC_CFG_INM(x, m) \ argument
33471 #define HWIO_TQM_R0_MISC_CFG_OUTM(x,m,v) \ argument
33543 #define HWIO_TQM_R0_MISC_CFG_1_INM(x, m) \ argument
33547 #define HWIO_TQM_R0_MISC_CFG_1_OUTM(x,m,v) \ argument
33591 #define HWIO_TQM_R0_CLKGATE_CTRL_INM(x, m) \ argument
33595 #define HWIO_TQM_R0_CLKGATE_CTRL_OUTM(x,m,v) \ argument
33669 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER0_INM(x, m) \ argument
33673 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER0_OUTM(x,m,v) \ argument
33687 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER1_INM(x, m) \ argument
33691 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER1_OUTM(x,m,v) \ argument
33705 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER2_INM(x, m) \ argument
33709 #define HWIO_TQM_R0_LINK_DESCRIPTOR_COUNTER2_OUTM(x,m,v) \ argument
33723 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD0_INM(x, m) \ argument
33727 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD0_OUTM(x,m,v) \ argument
33749 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD1_INM(x, m) \ argument
33753 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD1_OUTM(x,m,v) \ argument
33775 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD2_INM(x, m) \ argument
33779 #define HWIO_TQM_R0_LINK_DESCRIPTOR_THRESHOLD2_OUTM(x,m,v) \ argument
33801 #define HWIO_TQM_R0_AGGREGATE_LINK_DESCRIPTOR_THRESHOLD_INM(x, m) \ argument
33805 #define HWIO_TQM_R0_AGGREGATE_LINK_DESCRIPTOR_THRESHOLD_OUTM(x,m,v) \ argument
33827 #define HWIO_TQM_R0_LINK_DESCRIPTOR_PRIORITY_CONTROL_INM(x, m) \ argument
33831 #define HWIO_TQM_R0_LINK_DESCRIPTOR_PRIORITY_CONTROL_OUTM(x,m,v) \ argument
33855 #define HWIO_TQM_R0_DESC_PTR_RELEASE_INM(x, m) \ argument
33859 #define HWIO_TQM_R0_DESC_PTR_RELEASE_OUTM(x,m,v) \ argument
33875 #define HWIO_TQM_R0_FLOW_QUEUE_DESC_CACHE_LINE_STATUS_INM(x, m) \ argument
33893 #define HWIO_TQM_R0_FLOW_QUEUE_DESC_ADD_MSDU_CACHE_LINE_STATUS_INM(x, m) \ argument
33909 #define HWIO_TQM_R0_MPDU_QUEUE_HEAD_DESC_CACHE_LINE_STATUS_INM(x, m) \ argument
33927 #define HWIO_TQM_R0_MSDU_LINK_DESC_CACHE_LINE_STATUS_INM(x, m) \ argument
33945 #define HWIO_TQM_R0_MSDU_LINK_DESC_ADD_MSDU_CACHE_LINE_STATUS_INM(x, m) \ argument
33961 #define HWIO_TQM_R0_MPDU_LINK_DESC_0_DESC_CACHE_LINE_STATUS_INM(x, m) \ argument
33979 #define HWIO_TQM_R0_MPDU_LINK_DESC_1_CACHE_LINE_STATUS_INM(x, m) \ argument
33997 #define HWIO_TQM_R0_MPDU_QUEUE_EXT_DESC_0_CACHE_LINE_STATUS_INM(x, m) \ argument
34015 #define HWIO_TQM_R0_MPDU_QUEUE_EXT_DESC_1_CACHE_LINE_STATUS_INM(x, m) \ argument
34033 #define HWIO_TQM_R0_ERROR_STATUS_1_INM(x, m) \ argument
34037 #define HWIO_TQM_R0_ERROR_STATUS_1_OUTM(x,m,v) \ argument
34081 #define HWIO_TQM_R0_TLV_IF_INM(x, m) \ argument
34085 #define HWIO_TQM_R0_TLV_IF_OUTM(x,m,v) \ argument
34103 #define HWIO_TQM_R0_TQM_REFERENCE_TIMESTAMP_INM(x, m) \ argument
34117 #define HWIO_TQM_R0_SPARE_INM(x, m) \ argument
34121 #define HWIO_TQM_R0_SPARE_OUTM(x,m,v) \ argument
34135 #define HWIO_TQM_R0_SPEAR_INM(x, m) \ argument
34139 #define HWIO_TQM_R0_SPEAR_OUTM(x,m,v) \ argument
34153 #define HWIO_TQM_R0_ENABLE_NON_POSTED_FLUSH_INM(x, m) \ argument
34157 #define HWIO_TQM_R0_ENABLE_NON_POSTED_FLUSH_OUTM(x,m,v) \ argument
34179 #define HWIO_TQM_R0_GXI_TRANSFER_PRIORITY_INM(x, m) \ argument
34183 #define HWIO_TQM_R0_GXI_TRANSFER_PRIORITY_OUTM(x,m,v) \ argument
34217 #define HWIO_TQM_R0_VC_ID_INM(x, m) \ argument
34221 #define HWIO_TQM_R0_VC_ID_OUTM(x,m,v) \ argument
34245 #define HWIO_TQM_R0_BARRIER_RD_CTL_0_INM(x, m) \ argument
34249 #define HWIO_TQM_R0_BARRIER_RD_CTL_0_OUTM(x,m,v) \ argument
34263 #define HWIO_TQM_R0_BARRIER_RD_CTL_1_INM(x, m) \ argument
34267 #define HWIO_TQM_R0_BARRIER_RD_CTL_1_OUTM(x,m,v) \ argument
34281 #define HWIO_TQM_R0_DROPPED_MSDU_COUNT_INM(x, m) \ argument
34285 #define HWIO_TQM_R0_DROPPED_MSDU_COUNT_OUTM(x,m,v) \ argument
34299 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_0_INM(x, m) \ argument
34303 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_0_OUTM(x,m,v) \ argument
34317 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_1_INM(x, m) \ argument
34321 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_1_OUTM(x,m,v) \ argument
34335 #define HWIO_TQM_R0_DROPPED_MSDU_COUNT_VDEV_ID_MISMATCH_INM(x, m) \ argument
34339 #define HWIO_TQM_R0_DROPPED_MSDU_COUNT_VDEV_ID_MISMATCH_OUTM(x,m,v) \ argument
34353 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_VDEV_ID_MISMATCH_0_INM(x, m) \ argument
34357 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_VDEV_ID_MISMATCH_0_OUTM(x,m,v) \ argument
34371 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_VDEV_ID_MISMATCH_1_INM(x, m) \ argument
34375 #define HWIO_TQM_R0_DROPPED_MSDU_BYTE_COUNT_VDEV_ID_MISMATCH_1_OUTM(x,m,v) \ argument
34389 #define HWIO_TQM_R0_ADD_MSDU_CMD_NUM_MSB_INM(x, m) \ argument
34393 #define HWIO_TQM_R0_ADD_MSDU_CMD_NUM_MSB_OUTM(x,m,v) \ argument
34407 #define HWIO_TQM_R0_UNLOCKED_CONCURRENCY_INM(x, m) \ argument
34411 #define HWIO_TQM_R0_UNLOCKED_CONCURRENCY_OUTM(x,m,v) \ argument
34431 #define HWIO_TQM_R0_WATCHDOG_SRNG_INM(x, m) \ argument
34435 #define HWIO_TQM_R0_WATCHDOG_SRNG_OUTM(x,m,v) \ argument
34449 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_BASE_LSB_INM(x, m) \ argument
34453 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_BASE_LSB_OUTM(x,m,v) \ argument
34467 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_BASE_MSB_INM(x, m) \ argument
34471 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_BASE_MSB_OUTM(x,m,v) \ argument
34487 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_ID_INM(x, m) \ argument
34491 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_ID_OUTM(x,m,v) \ argument
34505 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_STATUS_INM(x, m) \ argument
34521 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MISC_INM(x, m) \ argument
34525 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MISC_OUTM(x,m,v) \ argument
34559 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_TP_ADDR_LSB_INM(x, m) \ argument
34563 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
34577 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_TP_ADDR_MSB_INM(x, m) \ argument
34581 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
34595 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
34599 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
34617 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
34621 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
34635 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
34653 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
34657 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
34671 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
34675 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
34689 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
34705 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
34709 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
34723 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
34727 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
34743 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_DATA_INM(x, m) \ argument
34747 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
34761 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
34765 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
34779 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_MLO_INM(x, m) \ argument
34783 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
34807 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
34811 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
34825 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
34829 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
34843 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
34847 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
34861 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
34865 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
34879 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
34883 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
34897 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MISC_1_INM(x, m) \ argument
34901 #define HWIO_TQM_R0_TQM2TQM_IN1_RING_MISC_1_OUTM(x,m,v) \ argument
34917 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_BASE_LSB_INM(x, m) \ argument
34921 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_BASE_LSB_OUTM(x,m,v) \ argument
34935 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_BASE_MSB_INM(x, m) \ argument
34939 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_BASE_MSB_OUTM(x,m,v) \ argument
34955 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_ID_INM(x, m) \ argument
34959 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_ID_OUTM(x,m,v) \ argument
34973 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_STATUS_INM(x, m) \ argument
34989 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MISC_INM(x, m) \ argument
34993 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MISC_OUTM(x,m,v) \ argument
35027 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_TP_ADDR_LSB_INM(x, m) \ argument
35031 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
35045 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_TP_ADDR_MSB_INM(x, m) \ argument
35049 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
35063 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
35067 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
35085 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
35089 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
35103 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
35121 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
35125 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
35139 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
35143 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
35157 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
35173 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
35177 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
35191 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
35195 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
35211 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_DATA_INM(x, m) \ argument
35215 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
35229 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
35233 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
35247 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_MLO_INM(x, m) \ argument
35251 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
35275 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
35279 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
35293 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
35297 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
35311 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
35315 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
35329 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
35333 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
35347 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
35351 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
35365 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MISC_1_INM(x, m) \ argument
35369 #define HWIO_TQM_R0_TQM2TQM_IN2_RING_MISC_1_OUTM(x,m,v) \ argument
35385 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_BASE_LSB_INM(x, m) \ argument
35389 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_BASE_LSB_OUTM(x,m,v) \ argument
35403 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_BASE_MSB_INM(x, m) \ argument
35407 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_BASE_MSB_OUTM(x,m,v) \ argument
35423 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_ID_INM(x, m) \ argument
35427 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_ID_OUTM(x,m,v) \ argument
35443 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_STATUS_INM(x, m) \ argument
35459 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MISC_INM(x, m) \ argument
35463 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MISC_OUTM(x,m,v) \ argument
35501 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_ADDR_LSB_INM(x, m) \ argument
35505 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
35519 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_ADDR_MSB_INM(x, m) \ argument
35523 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
35537 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
35541 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
35559 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
35577 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
35581 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
35595 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
35599 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
35613 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
35617 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
35633 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_DATA_INM(x, m) \ argument
35637 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
35651 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
35655 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
35675 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
35679 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
35693 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
35697 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
35713 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_DATA_INM(x, m) \ argument
35717 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
35731 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
35735 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
35749 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_MLO_INM(x, m) \ argument
35753 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
35777 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
35781 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
35795 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
35799 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
35813 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
35817 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
35831 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
35835 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
35849 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
35853 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
35867 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MISC_1_INM(x, m) \ argument
35871 #define HWIO_TQM_R0_TQM2TQM_OUT1_RING_MISC_1_OUTM(x,m,v) \ argument
35887 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_BASE_LSB_INM(x, m) \ argument
35891 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_BASE_LSB_OUTM(x,m,v) \ argument
35905 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_BASE_MSB_INM(x, m) \ argument
35909 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_BASE_MSB_OUTM(x,m,v) \ argument
35925 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_ID_INM(x, m) \ argument
35929 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_ID_OUTM(x,m,v) \ argument
35945 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_STATUS_INM(x, m) \ argument
35961 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MISC_INM(x, m) \ argument
35965 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MISC_OUTM(x,m,v) \ argument
36003 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_ADDR_LSB_INM(x, m) \ argument
36007 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
36021 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_ADDR_MSB_INM(x, m) \ argument
36025 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
36039 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
36043 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
36061 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
36079 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
36083 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
36097 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
36101 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
36115 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
36119 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
36135 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_DATA_INM(x, m) \ argument
36139 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
36153 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
36157 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
36177 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_BASE_LSB_INM(x, m) \ argument
36181 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
36195 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_BASE_MSB_INM(x, m) \ argument
36199 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
36215 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_DATA_INM(x, m) \ argument
36219 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MSI2_DATA_OUTM(x,m,v) \ argument
36233 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
36237 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
36251 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_MLO_INM(x, m) \ argument
36255 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
36279 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
36283 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
36297 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
36301 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
36315 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
36319 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
36333 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
36337 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
36351 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
36355 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
36369 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MISC_1_INM(x, m) \ argument
36373 #define HWIO_TQM_R0_TQM2TQM_OUT2_RING_MISC_1_OUTM(x,m,v) \ argument
36389 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_A_INM(x, m) \ argument
36393 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_A_OUTM(x,m,v) \ argument
36409 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_B_INM(x, m) \ argument
36413 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_B_OUTM(x,m,v) \ argument
36429 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_C_INM(x, m) \ argument
36433 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_C_OUTM(x,m,v) \ argument
36449 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_D_INM(x, m) \ argument
36453 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_D_OUTM(x,m,v) \ argument
36469 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_E_INM(x, m) \ argument
36473 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_E_OUTM(x,m,v) \ argument
36489 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_F_INM(x, m) \ argument
36493 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_F_OUTM(x,m,v) \ argument
36509 #define HWIO_TQM_R0_MLO_CHIP_ID_INM(x, m) \ argument
36513 #define HWIO_TQM_R0_MLO_CHIP_ID_OUTM(x,m,v) \ argument
36527 #define HWIO_TQM_R0_MLO_VC_ID_INM(x, m) \ argument
36531 #define HWIO_TQM_R0_MLO_VC_ID_OUTM(x,m,v) \ argument
36559 #define HWIO_TQM_R0_MLO_GXI_TRANSFER_PRIORITY_INM(x, m) \ argument
36563 #define HWIO_TQM_R0_MLO_GXI_TRANSFER_PRIORITY_OUTM(x,m,v) \ argument
36591 #define HWIO_TQM_R0_MLO_POSTED_WRITE_CTRL_INM(x, m) \ argument
36595 #define HWIO_TQM_R0_MLO_POSTED_WRITE_CTRL_OUTM(x,m,v) \ argument
36615 #define HWIO_TQM_R0_MLO_STATUS_WRITE_CTRL_INM(x, m) \ argument
36619 #define HWIO_TQM_R0_MLO_STATUS_WRITE_CTRL_OUTM(x,m,v) \ argument
36655 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_G_INM(x, m) \ argument
36659 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_G_OUTM(x,m,v) \ argument
36675 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_H_INM(x, m) \ argument
36679 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_H_OUTM(x,m,v) \ argument
36695 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_I_INM(x, m) \ argument
36699 #define HWIO_TQM_R0_PREFETCH_MEMORY_PARTITION_I_OUTM(x,m,v) \ argument
36715 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_BASE_LSB_INM(x, m) \ argument
36719 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_BASE_LSB_OUTM(x,m,v) \ argument
36733 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_BASE_MSB_INM(x, m) \ argument
36737 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_BASE_MSB_OUTM(x,m,v) \ argument
36753 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_ID_INM(x, m) \ argument
36757 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_ID_OUTM(x,m,v) \ argument
36771 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_STATUS_INM(x, m) \ argument
36787 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MISC_INM(x, m) \ argument
36791 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MISC_OUTM(x,m,v) \ argument
36825 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_TP_ADDR_LSB_INM(x, m) \ argument
36829 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
36843 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_TP_ADDR_MSB_INM(x, m) \ argument
36847 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
36861 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
36865 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
36883 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
36887 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
36901 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
36919 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
36923 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
36937 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
36941 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
36955 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
36971 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
36975 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
36989 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
36993 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
37009 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MSI1_DATA_INM(x, m) \ argument
37013 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
37027 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
37031 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
37045 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_MLO_INM(x, m) \ argument
37049 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
37073 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
37077 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
37091 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
37095 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
37109 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
37113 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
37127 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
37131 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
37145 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
37149 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
37163 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MISC_1_INM(x, m) \ argument
37167 #define HWIO_TQM_R0_TQM2TQM_IN3_RING_MISC_1_OUTM(x,m,v) \ argument
37183 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_BASE_LSB_INM(x, m) \ argument
37187 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_BASE_LSB_OUTM(x,m,v) \ argument
37201 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_BASE_MSB_INM(x, m) \ argument
37205 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_BASE_MSB_OUTM(x,m,v) \ argument
37221 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_ID_INM(x, m) \ argument
37225 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_ID_OUTM(x,m,v) \ argument
37239 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_STATUS_INM(x, m) \ argument
37255 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MISC_INM(x, m) \ argument
37259 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MISC_OUTM(x,m,v) \ argument
37293 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_TP_ADDR_LSB_INM(x, m) \ argument
37297 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
37311 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_TP_ADDR_MSB_INM(x, m) \ argument
37315 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
37329 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
37333 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
37351 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
37355 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
37369 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
37387 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
37391 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
37405 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
37409 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
37423 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
37439 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
37443 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
37457 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
37461 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
37477 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MSI1_DATA_INM(x, m) \ argument
37481 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
37495 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
37499 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
37513 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_MLO_INM(x, m) \ argument
37517 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_MLO_OUTM(x,m,v) \ argument
37541 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
37545 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
37559 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
37563 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
37577 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
37581 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
37595 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
37599 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
37613 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
37617 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_CONSUMER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
37631 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MISC_1_INM(x, m) \ argument
37635 #define HWIO_TQM_R0_TQM2TQM_IN4_RING_MISC_1_OUTM(x,m,v) \ argument
37651 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_BASE_LSB_INM(x, m) \ argument
37655 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_BASE_LSB_OUTM(x,m,v) \ argument
37669 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_BASE_MSB_INM(x, m) \ argument
37673 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_BASE_MSB_OUTM(x,m,v) \ argument
37689 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_ID_INM(x, m) \ argument
37693 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_ID_OUTM(x,m,v) \ argument
37709 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_STATUS_INM(x, m) \ argument
37725 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MISC_INM(x, m) \ argument
37729 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MISC_OUTM(x,m,v) \ argument
37767 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_HP_ADDR_LSB_INM(x, m) \ argument
37771 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
37785 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_HP_ADDR_MSB_INM(x, m) \ argument
37789 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
37803 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
37807 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
37825 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
37843 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
37847 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
37861 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
37865 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
37879 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
37883 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
37899 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI1_DATA_INM(x, m) \ argument
37903 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
37917 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
37921 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
37941 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI2_BASE_LSB_INM(x, m) \ argument
37945 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
37959 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI2_BASE_MSB_INM(x, m) \ argument
37963 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
37979 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI2_DATA_INM(x, m) \ argument
37983 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MSI2_DATA_OUTM(x,m,v) \ argument
37997 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
38001 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
38015 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_MLO_INM(x, m) \ argument
38019 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
38043 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
38047 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
38061 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
38065 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
38079 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
38083 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
38097 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
38101 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
38115 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
38119 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
38133 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MISC_1_INM(x, m) \ argument
38137 #define HWIO_TQM_R0_TQM2TQM_OUT3_RING_MISC_1_OUTM(x,m,v) \ argument
38153 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_BASE_LSB_INM(x, m) \ argument
38157 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_BASE_LSB_OUTM(x,m,v) \ argument
38171 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_BASE_MSB_INM(x, m) \ argument
38175 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_BASE_MSB_OUTM(x,m,v) \ argument
38191 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_ID_INM(x, m) \ argument
38195 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_ID_OUTM(x,m,v) \ argument
38211 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_STATUS_INM(x, m) \ argument
38227 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MISC_INM(x, m) \ argument
38231 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MISC_OUTM(x,m,v) \ argument
38269 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_HP_ADDR_LSB_INM(x, m) \ argument
38273 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
38287 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_HP_ADDR_MSB_INM(x, m) \ argument
38291 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
38305 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
38309 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
38327 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
38345 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
38349 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
38363 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
38367 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
38381 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
38385 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
38401 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI1_DATA_INM(x, m) \ argument
38405 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
38419 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
38423 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
38443 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI2_BASE_LSB_INM(x, m) \ argument
38447 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
38461 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI2_BASE_MSB_INM(x, m) \ argument
38465 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
38481 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI2_DATA_INM(x, m) \ argument
38485 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MSI2_DATA_OUTM(x,m,v) \ argument
38499 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
38503 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
38517 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_MLO_INM(x, m) \ argument
38521 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_MLO_OUTM(x,m,v) \ argument
38545 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_MLO_DOORBELL_PRESS_INM(x, m) \ argument
38549 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_MLO_DOORBELL_PRESS_OUTM(x,m,v) \ argument
38563 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_INM(x, m) \ argument
38567 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_DOORBELL_RING_ADDR_LSB_OUTM(x,m,v) \ argument
38581 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_INM(x, m) \ argument
38585 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_DOORBELL_RING_ADDR_MSB_OUTM(x,m,v) \ argument
38599 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_POINTER_READ_ADDR_LSB_INM(x, m) \ argument
38603 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_POINTER_READ_ADDR_LSB_OUTM(x,m,v) \ argument
38617 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_POINTER_READ_ADDR_MSB_INM(x, m) \ argument
38621 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_PRODUCER_POINTER_READ_ADDR_MSB_OUTM(x,m,v) \ argument
38635 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MISC_1_INM(x, m) \ argument
38639 #define HWIO_TQM_R0_TQM2TQM_OUT4_RING_MISC_1_OUTM(x,m,v) \ argument
38655 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_CONTROL_INM(x, m) \ argument
38659 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_CONTROL_OUTM(x,m,v) \ argument
38679 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_HIT_COUNT_INM(x, m) \ argument
38683 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_HIT_COUNT_OUTM(x,m,v) \ argument
38697 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_MISS_COUNT_INM(x, m) \ argument
38701 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_MISS_COUNT_OUTM(x,m,v) \ argument
38715 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_TAG_TABLE_LOW_INM(x, m) \ argument
38719 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_TAG_TABLE_LOW_OUTM(x,m,v) \ argument
38733 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_TAG_TABLE_HIGH_INM(x, m) \ argument
38737 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_TAG_TABLE_HIGH_OUTM(x,m,v) \ argument
38751 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_STM_INM(x, m) \ argument
38765 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_LINK_LIST_INM(x, m) \ argument
38781 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_LINK_LIST1_INM(x, m) \ argument
38797 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_LINK_LIST2_INM(x, m) \ argument
38813 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_LINK_LIST3_INM(x, m) \ argument
38829 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_HW_ERR_INFO_LOW_INM(x, m) \ argument
38843 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_HW_ERR_INFO_HIGH_INM(x, m) \ argument
38857 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_EMPTY_LINE_COUNTER_INM(x, m) \ argument
38873 #define HWIO_TQM_R1_CACHE_CTL_END_OF_TEST_CHECK_INM(x, m) \ argument
38877 #define HWIO_TQM_R1_CACHE_CTL_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
38891 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG1_INM(x, m) \ argument
38895 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG1_OUTM(x,m,v) \ argument
38915 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG2_INM(x, m) \ argument
38919 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG2_OUTM(x,m,v) \ argument
38933 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG3_INM(x, m) \ argument
38937 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_CONFIG3_OUTM(x,m,v) \ argument
38951 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_FLUSH_STATUS_INM(x, m) \ argument
38979 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_OWNER_CHECK_INM(x, m) \ argument
38995 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_OWNER_CHECK_ADDR_HIGH_INM(x, m) \ argument
39009 #define HWIO_TQM_R1_CACHE_CTL_DEBUG_OWNER_CHECK_ADDR_LOW_INM(x, m) \ argument
39023 #define HWIO_TQM_R1_PREFETCH_BUF_INM(x, m) \ argument
39027 #define HWIO_TQM_R1_PREFETCH_BUF_OUTM(x,m,v) \ argument
39041 #define HWIO_TQM_R1_PREFETCH_BUF_DATA_INM(x, m) \ argument
39055 #define HWIO_TQM_R1_CACHE_BUF_INM(x, m) \ argument
39059 #define HWIO_TQM_R1_CACHE_BUF_OUTM(x,m,v) \ argument
39073 #define HWIO_TQM_R1_CACHE_BUF_DATA_INM(x, m) \ argument
39087 #define HWIO_TQM_R1_MISC_DEBUG_CTRL_INM(x, m) \ argument
39091 #define HWIO_TQM_R1_MISC_DEBUG_CTRL_OUTM(x,m,v) \ argument
39107 #define HWIO_TQM_R1_LOG_INM(x, m) \ argument
39123 #define HWIO_TQM_R1_BANK_SM_STATES_IX0_INM(x, m) \ argument
39149 #define HWIO_TQM_R1_BANK_SM_STATES_IX1_INM(x, m) \ argument
39177 #define HWIO_TQM_R1_BANK_SM_STATES_IX2_INM(x, m) \ argument
39201 #define HWIO_TQM_R1_BANK_SM_STATES_IX3_INM(x, m) \ argument
39231 #define HWIO_TQM_R1_CCMN_IDLE_INM(x, m) \ argument
39245 #define HWIO_TQM_R1_CURRENT_COMMAND_INM(x, m) \ argument
39273 #define HWIO_TQM_R1_LOG_ADD_MSDU_INM(x, m) \ argument
39287 #define HWIO_TQM_R1_LOG_TIMESTAMP_IX0_INM(x, m) \ argument
39305 #define HWIO_TQM_R1_LOG_TIMESTAMP_IX1_INM(x, m) \ argument
39323 #define HWIO_TQM_R1_LOG_TIMESTAMP_IX2_INM(x, m) \ argument
39341 #define HWIO_TQM_R1_LOG_TIMESTAMP_IX3_INM(x, m) \ argument
39357 #define HWIO_TQM_R1_WATCHDOG_STATUS_IX0_INM(x, m) \ argument
39373 #define HWIO_TQM_R1_WATCHDOG_STATUS_IX1_INM(x, m) \ argument
39389 #define HWIO_TQM_R1_LOG_ADD_MSDU_FETCH_INM(x, m) \ argument
39403 #define HWIO_TQM_R1_LOG_GEN_MPDU_FETCH_INM(x, m) \ argument
39417 #define HWIO_TQM_R1_IDLE_SEQUENCE_LOG_INM(x, m) \ argument
39435 #define HWIO_TQM_R1_SCH2TQM0_TLV_INTF_STATUS_INM(x, m) \ argument
39457 #define HWIO_TQM_R1_SCH2TQM0_STATUS_INM(x, m) \ argument
39477 #define HWIO_TQM_R1_SCH2TQM1_TLV_INTF_STATUS_INM(x, m) \ argument
39499 #define HWIO_TQM_R1_SCH2TQM1_STATUS_INM(x, m) \ argument
39519 #define HWIO_TQM_R1_FLUSH_INM(x, m) \ argument
39523 #define HWIO_TQM_R1_FLUSH_OUTM(x,m,v) \ argument
39599 #define HWIO_TQM_R1_WARN_WDG_0_INM(x, m) \ argument
39603 #define HWIO_TQM_R1_WARN_WDG_0_OUTM(x,m,v) \ argument
39619 #define HWIO_TQM_R1_WARN_WDG_1_INM(x, m) \ argument
39623 #define HWIO_TQM_R1_WARN_WDG_1_OUTM(x,m,v) \ argument
39639 #define HWIO_TQM_R1_WARN_WDG_2_INM(x, m) \ argument
39643 #define HWIO_TQM_R1_WARN_WDG_2_OUTM(x,m,v) \ argument
39659 #define HWIO_TQM_R1_WARN_WDG_3_INM(x, m) \ argument
39663 #define HWIO_TQM_R1_WARN_WDG_3_OUTM(x,m,v) \ argument
39679 #define HWIO_TQM_R1_WARN_WDG_4_INM(x, m) \ argument
39683 #define HWIO_TQM_R1_WARN_WDG_4_OUTM(x,m,v) \ argument
39699 #define HWIO_TQM_R1_WARN_WDG_STATUS_0_INM(x, m) \ argument
39703 #define HWIO_TQM_R1_WARN_WDG_STATUS_0_OUTM(x,m,v) \ argument
39725 #define HWIO_TQM_R1_ERR_WDG_0_INM(x, m) \ argument
39729 #define HWIO_TQM_R1_ERR_WDG_0_OUTM(x,m,v) \ argument
39745 #define HWIO_TQM_R1_ERR_WDG_1_INM(x, m) \ argument
39749 #define HWIO_TQM_R1_ERR_WDG_1_OUTM(x,m,v) \ argument
39765 #define HWIO_TQM_R1_ERR_WDG_2_INM(x, m) \ argument
39769 #define HWIO_TQM_R1_ERR_WDG_2_OUTM(x,m,v) \ argument
39785 #define HWIO_TQM_R1_ERROR_STATUS_0_INM(x, m) \ argument
39789 #define HWIO_TQM_R1_ERROR_STATUS_0_OUTM(x,m,v) \ argument
39807 #define HWIO_TQM_R1_CORRUPTED_CMD_SOURCE_INM(x, m) \ argument
39829 #define HWIO_TQM_R2_TCL2TQM_RING_HP_INM(x, m) \ argument
39833 #define HWIO_TQM_R2_TCL2TQM_RING_HP_OUTM(x,m,v) \ argument
39847 #define HWIO_TQM_R2_TCL2TQM_RING_TP_INM(x, m) \ argument
39851 #define HWIO_TQM_R2_TCL2TQM_RING_TP_OUTM(x,m,v) \ argument
39865 #define HWIO_TQM_R2_FW2TQM_RING_HP_INM(x, m) \ argument
39869 #define HWIO_TQM_R2_FW2TQM_RING_HP_OUTM(x,m,v) \ argument
39883 #define HWIO_TQM_R2_FW2TQM_RING_TP_INM(x, m) \ argument
39887 #define HWIO_TQM_R2_FW2TQM_RING_TP_OUTM(x,m,v) \ argument
39901 #define HWIO_TQM_R2_SW_CMD_RING_HP_INM(x, m) \ argument
39905 #define HWIO_TQM_R2_SW_CMD_RING_HP_OUTM(x,m,v) \ argument
39919 #define HWIO_TQM_R2_SW_CMD_RING_TP_INM(x, m) \ argument
39923 #define HWIO_TQM_R2_SW_CMD_RING_TP_OUTM(x,m,v) \ argument
39937 #define HWIO_TQM_R2_SW_CMD1_RING_HP_INM(x, m) \ argument
39941 #define HWIO_TQM_R2_SW_CMD1_RING_HP_OUTM(x,m,v) \ argument
39955 #define HWIO_TQM_R2_SW_CMD1_RING_TP_INM(x, m) \ argument
39959 #define HWIO_TQM_R2_SW_CMD1_RING_TP_OUTM(x,m,v) \ argument
39973 #define HWIO_TQM_R2_WBM2TQM_LINK_RING_HP_INM(x, m) \ argument
39977 #define HWIO_TQM_R2_WBM2TQM_LINK_RING_HP_OUTM(x,m,v) \ argument
39991 #define HWIO_TQM_R2_WBM2TQM_LINK_RING_TP_INM(x, m) \ argument
39995 #define HWIO_TQM_R2_WBM2TQM_LINK_RING_TP_OUTM(x,m,v) \ argument
40009 #define HWIO_TQM_R2_TQM_RELEASE_RING_HP_INM(x, m) \ argument
40013 #define HWIO_TQM_R2_TQM_RELEASE_RING_HP_OUTM(x,m,v) \ argument
40027 #define HWIO_TQM_R2_TQM_RELEASE_RING_TP_INM(x, m) \ argument
40031 #define HWIO_TQM_R2_TQM_RELEASE_RING_TP_OUTM(x,m,v) \ argument
40045 #define HWIO_TQM_R2_TQM_STATUS_RING_HP_INM(x, m) \ argument
40049 #define HWIO_TQM_R2_TQM_STATUS_RING_HP_OUTM(x,m,v) \ argument
40063 #define HWIO_TQM_R2_TQM_STATUS_RING_TP_INM(x, m) \ argument
40067 #define HWIO_TQM_R2_TQM_STATUS_RING_TP_OUTM(x,m,v) \ argument
40081 #define HWIO_TQM_R2_TQM_STATUS1_RING_HP_INM(x, m) \ argument
40085 #define HWIO_TQM_R2_TQM_STATUS1_RING_HP_OUTM(x,m,v) \ argument
40099 #define HWIO_TQM_R2_TQM_STATUS1_RING_TP_INM(x, m) \ argument
40103 #define HWIO_TQM_R2_TQM_STATUS1_RING_TP_OUTM(x,m,v) \ argument
40117 #define HWIO_TQM_R2_TQM2TQM_IN1_RING_HP_INM(x, m) \ argument
40121 #define HWIO_TQM_R2_TQM2TQM_IN1_RING_HP_OUTM(x,m,v) \ argument
40135 #define HWIO_TQM_R2_TQM2TQM_IN1_RING_TP_INM(x, m) \ argument
40139 #define HWIO_TQM_R2_TQM2TQM_IN1_RING_TP_OUTM(x,m,v) \ argument
40153 #define HWIO_TQM_R2_TQM2TQM_IN2_RING_HP_INM(x, m) \ argument
40157 #define HWIO_TQM_R2_TQM2TQM_IN2_RING_HP_OUTM(x,m,v) \ argument
40171 #define HWIO_TQM_R2_TQM2TQM_IN2_RING_TP_INM(x, m) \ argument
40175 #define HWIO_TQM_R2_TQM2TQM_IN2_RING_TP_OUTM(x,m,v) \ argument
40189 #define HWIO_TQM_R2_TQM2TQM_OUT1_RING_HP_INM(x, m) \ argument
40193 #define HWIO_TQM_R2_TQM2TQM_OUT1_RING_HP_OUTM(x,m,v) \ argument
40207 #define HWIO_TQM_R2_TQM2TQM_OUT1_RING_TP_INM(x, m) \ argument
40211 #define HWIO_TQM_R2_TQM2TQM_OUT1_RING_TP_OUTM(x,m,v) \ argument
40225 #define HWIO_TQM_R2_TQM2TQM_OUT2_RING_HP_INM(x, m) \ argument
40229 #define HWIO_TQM_R2_TQM2TQM_OUT2_RING_HP_OUTM(x,m,v) \ argument
40243 #define HWIO_TQM_R2_TQM2TQM_OUT2_RING_TP_INM(x, m) \ argument
40247 #define HWIO_TQM_R2_TQM2TQM_OUT2_RING_TP_OUTM(x,m,v) \ argument
40261 #define HWIO_TQM_R2_TQM2TQM_IN3_RING_HP_INM(x, m) \ argument
40265 #define HWIO_TQM_R2_TQM2TQM_IN3_RING_HP_OUTM(x,m,v) \ argument
40279 #define HWIO_TQM_R2_TQM2TQM_IN3_RING_TP_INM(x, m) \ argument
40283 #define HWIO_TQM_R2_TQM2TQM_IN3_RING_TP_OUTM(x,m,v) \ argument
40297 #define HWIO_TQM_R2_TQM2TQM_IN4_RING_HP_INM(x, m) \ argument
40301 #define HWIO_TQM_R2_TQM2TQM_IN4_RING_HP_OUTM(x,m,v) \ argument
40315 #define HWIO_TQM_R2_TQM2TQM_IN4_RING_TP_INM(x, m) \ argument
40319 #define HWIO_TQM_R2_TQM2TQM_IN4_RING_TP_OUTM(x,m,v) \ argument
40333 #define HWIO_TQM_R2_TQM2TQM_OUT3_RING_HP_INM(x, m) \ argument
40337 #define HWIO_TQM_R2_TQM2TQM_OUT3_RING_HP_OUTM(x,m,v) \ argument
40351 #define HWIO_TQM_R2_TQM2TQM_OUT3_RING_TP_INM(x, m) \ argument
40355 #define HWIO_TQM_R2_TQM2TQM_OUT3_RING_TP_OUTM(x,m,v) \ argument
40369 #define HWIO_TQM_R2_TQM2TQM_OUT4_RING_HP_INM(x, m) \ argument
40373 #define HWIO_TQM_R2_TQM2TQM_OUT4_RING_HP_OUTM(x,m,v) \ argument
40387 #define HWIO_TQM_R2_TQM2TQM_OUT4_RING_TP_INM(x, m) \ argument
40391 #define HWIO_TQM_R2_TQM2TQM_OUT4_RING_TP_OUTM(x,m,v) \ argument
40413 #define HWIO_UMCMN_R0_UMRCM_ROOT_CLKEN_INM(x, m) \ argument
40417 #define HWIO_UMCMN_R0_UMRCM_ROOT_CLKEN_OUTM(x,m,v) \ argument
40459 #define HWIO_UMCMN_R0_UMRCM_ROOT_CLKGATE_DISABLE_INM(x, m) \ argument
40463 #define HWIO_UMCMN_R0_UMRCM_ROOT_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
40503 #define HWIO_UMCMN_R0_UMRCM_SOFTRESET_INM(x, m) \ argument
40507 #define HWIO_UMCMN_R0_UMRCM_SOFTRESET_OUTM(x,m,v) \ argument
40537 #define HWIO_UMCMN_R0_UMRCM_CONFIGRESET_INM(x, m) \ argument
40541 #define HWIO_UMCMN_R0_UMRCM_CONFIGRESET_OUTM(x,m,v) \ argument
40565 #define HWIO_UMCMN_R0_UMRCM_CLKGATE_DISABLE_INM(x, m) \ argument
40569 #define HWIO_UMCMN_R0_UMRCM_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
40609 #define HWIO_UMCMN_R0_UMAC_RTL_VERSION_INM(x, m) \ argument
40623 #define HWIO_UMCMN_R0_ASYNC_FIFO_SOFTRESET_INM(x, m) \ argument
40627 #define HWIO_UMCMN_R0_ASYNC_FIFO_SOFTRESET_OUTM(x,m,v) \ argument
40649 #define HWIO_UMCMN_R0_CLK_GATE_DISABLE_INM(x, m) \ argument
40653 #define HWIO_UMCMN_R0_CLK_GATE_DISABLE_OUTM(x,m,v) \ argument
40685 #define HWIO_UMCMN_R0_NOC_PRGMBL_AXCACHE_INM(x, m) \ argument
40689 #define HWIO_UMCMN_R0_NOC_PRGMBL_AXCACHE_OUTM(x,m,v) \ argument
40703 #define HWIO_UMCMN_R0_NOC_PRGMBL_AXCACHE_EN_INM(x, m) \ argument
40707 #define HWIO_UMCMN_R0_NOC_PRGMBL_AXCACHE_EN_OUTM(x,m,v) \ argument
40721 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_0_INM(x, m) \ argument
40725 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_0_OUTM(x,m,v) \ argument
40741 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_1_INM(x, m) \ argument
40745 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_1_OUTM(x,m,v) \ argument
40761 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_2_INM(x, m) \ argument
40765 #define HWIO_UMCMN_R0_CMEM_SEC_CTRL_2_OUTM(x,m,v) \ argument
40781 #define HWIO_UMCMN_R0_ISR_P_INM(x, m) \ argument
40785 #define HWIO_UMCMN_R0_ISR_P_OUTM(x,m,v) \ argument
40831 #define HWIO_UMCMN_R0_ISR_S0_INM(x, m) \ argument
40835 #define HWIO_UMCMN_R0_ISR_S0_OUTM(x,m,v) \ argument
40895 #define HWIO_UMCMN_R0_ISR_S2_INM(x, m) \ argument
40899 #define HWIO_UMCMN_R0_ISR_S2_OUTM(x,m,v) \ argument
40919 #define HWIO_UMCMN_R0_ISR_S3_INM(x, m) \ argument
40923 #define HWIO_UMCMN_R0_ISR_S3_OUTM(x,m,v) \ argument
40995 #define HWIO_UMCMN_R0_ISR_S4_INM(x, m) \ argument
40999 #define HWIO_UMCMN_R0_ISR_S4_OUTM(x,m,v) \ argument
41075 #define HWIO_UMCMN_R0_ISR_S5_INM(x, m) \ argument
41079 #define HWIO_UMCMN_R0_ISR_S5_OUTM(x,m,v) \ argument
41155 #define HWIO_UMCMN_R0_ISR_S6_INM(x, m) \ argument
41159 #define HWIO_UMCMN_R0_ISR_S6_OUTM(x,m,v) \ argument
41221 #define HWIO_UMCMN_R0_ISR_S7_INM(x, m) \ argument
41225 #define HWIO_UMCMN_R0_ISR_S7_OUTM(x,m,v) \ argument
41241 #define HWIO_UMCMN_R0_ISR_S8_INM(x, m) \ argument
41245 #define HWIO_UMCMN_R0_ISR_S8_OUTM(x,m,v) \ argument
41299 #define HWIO_UMCMN_R0_ISR_S9_INM(x, m) \ argument
41303 #define HWIO_UMCMN_R0_ISR_S9_OUTM(x,m,v) \ argument
41357 #define HWIO_UMCMN_R0_ISR_S10_INM(x, m) \ argument
41361 #define HWIO_UMCMN_R0_ISR_S10_OUTM(x,m,v) \ argument
41427 #define HWIO_UMCMN_R0_ISR_S11_INM(x, m) \ argument
41431 #define HWIO_UMCMN_R0_ISR_S11_OUTM(x,m,v) \ argument
41495 #define HWIO_UMCMN_R0_ISR_S12_INM(x, m) \ argument
41499 #define HWIO_UMCMN_R0_ISR_S12_OUTM(x,m,v) \ argument
41555 #define HWIO_UMCMN_R0_ISR_S13_INM(x, m) \ argument
41559 #define HWIO_UMCMN_R0_ISR_S13_OUTM(x,m,v) \ argument
41607 #define HWIO_UMCMN_R0_ISR_S14_INM(x, m) \ argument
41611 #define HWIO_UMCMN_R0_ISR_S14_OUTM(x,m,v) \ argument
41655 #define HWIO_UMCMN_R0_ISR_S15_INM(x, m) \ argument
41659 #define HWIO_UMCMN_R0_ISR_S15_OUTM(x,m,v) \ argument
41725 #define HWIO_UMCMN_R0_ISR_S16_INM(x, m) \ argument
41729 #define HWIO_UMCMN_R0_ISR_S16_OUTM(x,m,v) \ argument
41759 #define HWIO_UMCMN_R0_ISR_S17_INM(x, m) \ argument
41763 #define HWIO_UMCMN_R0_ISR_S17_OUTM(x,m,v) \ argument
41835 #define HWIO_UMCMN_R0_IMR_P_INM(x, m) \ argument
41839 #define HWIO_UMCMN_R0_IMR_P_OUTM(x,m,v) \ argument
41885 #define HWIO_UMCMN_R0_IMR_S0_INM(x, m) \ argument
41889 #define HWIO_UMCMN_R0_IMR_S0_OUTM(x,m,v) \ argument
41949 #define HWIO_UMCMN_R0_IMR_S2_INM(x, m) \ argument
41953 #define HWIO_UMCMN_R0_IMR_S2_OUTM(x,m,v) \ argument
41973 #define HWIO_UMCMN_R0_IMR_S3_INM(x, m) \ argument
41977 #define HWIO_UMCMN_R0_IMR_S3_OUTM(x,m,v) \ argument
42049 #define HWIO_UMCMN_R0_IMR_S4_INM(x, m) \ argument
42053 #define HWIO_UMCMN_R0_IMR_S4_OUTM(x,m,v) \ argument
42129 #define HWIO_UMCMN_R0_IMR_S5_INM(x, m) \ argument
42133 #define HWIO_UMCMN_R0_IMR_S5_OUTM(x,m,v) \ argument
42209 #define HWIO_UMCMN_R0_IMR_S6_INM(x, m) \ argument
42213 #define HWIO_UMCMN_R0_IMR_S6_OUTM(x,m,v) \ argument
42275 #define HWIO_UMCMN_R0_IMR_S7_INM(x, m) \ argument
42279 #define HWIO_UMCMN_R0_IMR_S7_OUTM(x,m,v) \ argument
42295 #define HWIO_UMCMN_R0_IMR_S8_INM(x, m) \ argument
42299 #define HWIO_UMCMN_R0_IMR_S8_OUTM(x,m,v) \ argument
42353 #define HWIO_UMCMN_R0_IMR_S9_INM(x, m) \ argument
42357 #define HWIO_UMCMN_R0_IMR_S9_OUTM(x,m,v) \ argument
42411 #define HWIO_UMCMN_R0_IMR_S10_INM(x, m) \ argument
42415 #define HWIO_UMCMN_R0_IMR_S10_OUTM(x,m,v) \ argument
42481 #define HWIO_UMCMN_R0_IMR_S11_INM(x, m) \ argument
42485 #define HWIO_UMCMN_R0_IMR_S11_OUTM(x,m,v) \ argument
42549 #define HWIO_UMCMN_R0_IMR_S12_INM(x, m) \ argument
42553 #define HWIO_UMCMN_R0_IMR_S12_OUTM(x,m,v) \ argument
42609 #define HWIO_UMCMN_R0_IMR_S13_INM(x, m) \ argument
42613 #define HWIO_UMCMN_R0_IMR_S13_OUTM(x,m,v) \ argument
42661 #define HWIO_UMCMN_R0_IMR_S14_INM(x, m) \ argument
42665 #define HWIO_UMCMN_R0_IMR_S14_OUTM(x,m,v) \ argument
42709 #define HWIO_UMCMN_R0_IMR_S15_INM(x, m) \ argument
42713 #define HWIO_UMCMN_R0_IMR_S15_OUTM(x,m,v) \ argument
42779 #define HWIO_UMCMN_R0_IMR_S16_INM(x, m) \ argument
42783 #define HWIO_UMCMN_R0_IMR_S16_OUTM(x,m,v) \ argument
42813 #define HWIO_UMCMN_R0_IMR_S17_INM(x, m) \ argument
42817 #define HWIO_UMCMN_R0_IMR_S17_OUTM(x,m,v) \ argument
42889 #define HWIO_UMCMN_R0_WOCLR_ISR_P_EN_INM(x, m) \ argument
42893 #define HWIO_UMCMN_R0_WOCLR_ISR_P_EN_OUTM(x,m,v) \ argument
42907 #define HWIO_UMCMN_R0_UMAC_REVISION_INM(x, m) \ argument
42925 #define HWIO_UMCMN_R0_IDLE_CTRL0_INM(x, m) \ argument
42929 #define HWIO_UMCMN_R0_IDLE_CTRL0_OUTM(x,m,v) \ argument
42957 #define HWIO_UMCMN_R0_UMAC_IDLE_GEN_SW_OVR_INM(x, m) \ argument
42961 #define HWIO_UMCMN_R0_UMAC_IDLE_GEN_SW_OVR_OUTM(x,m,v) \ argument
42995 #define HWIO_UMCMN_R0_UMAC_IDLE_GEN_FSM_CTL_INM(x, m) \ argument
42999 #define HWIO_UMCMN_R0_UMAC_IDLE_GEN_FSM_CTL_OUTM(x,m,v) \ argument
43017 #define HWIO_UMCMN_R0_IDLE_SIGNAL_INM(x, m) \ argument
43039 #define HWIO_UMCMN_R0_RING_NOT_EMPTY_STATUS_INM(x, m) \ argument
43059 #define HWIO_UMCMN_R0_UMAC_IDLE_ACK_AND_RESP_SWOVR_INM(x, m) \ argument
43063 #define HWIO_UMCMN_R0_UMAC_IDLE_ACK_AND_RESP_SWOVR_OUTM(x,m,v) \ argument
43095 #define HWIO_UMCMN_R0_S_PARE_0_INM(x, m) \ argument
43099 #define HWIO_UMCMN_R0_S_PARE_0_OUTM(x,m,v) \ argument
43113 #define HWIO_UMCMN_R0_S_PARE_1_INM(x, m) \ argument
43117 #define HWIO_UMCMN_R0_S_PARE_1_OUTM(x,m,v) \ argument
43131 #define HWIO_UMCMN_R0_S_PARE_2_INM(x, m) \ argument
43135 #define HWIO_UMCMN_R0_S_PARE_2_OUTM(x,m,v) \ argument
43149 #define HWIO_UMCMN_R0_S_PARE_3_INM(x, m) \ argument
43153 #define HWIO_UMCMN_R0_S_PARE_3_OUTM(x,m,v) \ argument
43167 #define HWIO_UMCMN_R0_UMAC_IDLE_LENGTH_INM(x, m) \ argument
43171 #define HWIO_UMCMN_R0_UMAC_IDLE_LENGTH_OUTM(x,m,v) \ argument
43185 #define HWIO_UMCMN_R0_UMAC_TRACER_CONTROL_INM(x, m) \ argument
43189 #define HWIO_UMCMN_R0_UMAC_TRACER_CONTROL_OUTM(x,m,v) \ argument
43205 #define HWIO_UMCMN_R0_UMAC_NOC_MONITOR_INM(x, m) \ argument
43221 #define HWIO_UMCMN_R0_BUF_INIT_INM(x, m) \ argument
43225 #define HWIO_UMCMN_R0_BUF_INIT_OUTM(x,m,v) \ argument
43239 #define HWIO_UMCMN_R0_CONTROL_INM(x, m) \ argument
43243 #define HWIO_UMCMN_R0_CONTROL_OUTM(x,m,v) \ argument
43257 #define HWIO_UMCMN_R0_CLK_GATE_DISABLE_1_INM(x, m) \ argument
43261 #define HWIO_UMCMN_R0_CLK_GATE_DISABLE_1_OUTM(x,m,v) \ argument
43283 #define HWIO_UMCMN_R0_ASYNC_ISYNC_FIFO_SOFTRESET_AND_CLK_INM(x, m) \ argument
43287 #define HWIO_UMCMN_R0_ASYNC_ISYNC_FIFO_SOFTRESET_AND_CLK_OUTM(x,m,v) \ argument
43313 #define HWIO_UMCMN_R0_VID0_INM(x, m) \ argument
43317 #define HWIO_UMCMN_R0_VID0_OUTM(x,m,v) \ argument
43341 #define HWIO_UMCMN_R0_VID0_EXT_INM(x, m) \ argument
43345 #define HWIO_UMCMN_R0_VID0_EXT_OUTM(x,m,v) \ argument
43365 #define HWIO_UMCMN_R0_SS_ID_INM(x, m) \ argument
43369 #define HWIO_UMCMN_R0_SS_ID_OUTM(x,m,v) \ argument
43389 #define HWIO_UMCMN_R0_CLK_TESTBUS_OUT_INM(x, m) \ argument
43393 #define HWIO_UMCMN_R0_CLK_TESTBUS_OUT_OUTM(x,m,v) \ argument
43443 #define HWIO_UMCMN_R0_RRI_INT_LUT_STATUS_INM(x, m) \ argument
43447 #define HWIO_UMCMN_R0_RRI_INT_LUT_STATUS_OUTM(x,m,v) \ argument
43461 #define HWIO_UMCMN_R0_TX_TIMESTAMP_RESOLUTION_SELECT_INM(x, m) \ argument
43465 #define HWIO_UMCMN_R0_TX_TIMESTAMP_RESOLUTION_SELECT_OUTM(x,m,v) \ argument
43479 #define HWIO_UMCMN_R0_UMAC_LINK_ID_INM(x, m) \ argument
43483 #define HWIO_UMCMN_R0_UMAC_LINK_ID_OUTM(x,m,v) \ argument
43515 #define HWIO_UMCMN_R0_ENABLE_LINK_ID_INM(x, m) \ argument
43519 #define HWIO_UMCMN_R0_ENABLE_LINK_ID_OUTM(x,m,v) \ argument
43551 #define HWIO_UMCMN_R0_TRC_CTRL_1_INM(x, m) \ argument
43555 #define HWIO_UMCMN_R0_TRC_CTRL_1_OUTM(x,m,v) \ argument
43575 #define HWIO_UMCMN_R0_TRC_CTRL_2_INM(x, m) \ argument
43579 #define HWIO_UMCMN_R0_TRC_CTRL_2_OUTM(x,m,v) \ argument
43631 #define HWIO_UMCMN_R0_EVENTMASK_IX0_INM(x, m) \ argument
43635 #define HWIO_UMCMN_R0_EVENTMASK_IX0_OUTM(x,m,v) \ argument
43649 #define HWIO_UMCMN_R0_EVENTMASK_IX1_INM(x, m) \ argument
43653 #define HWIO_UMCMN_R0_EVENTMASK_IX1_OUTM(x,m,v) \ argument
43667 #define HWIO_UMCMN_R1_INVALID_APB_ACC_ADDR_INM(x, m) \ argument
43681 #define HWIO_UMCMN_R1_UMAC_IDLE_INM(x, m) \ argument
43697 #define HWIO_UMCMN_R1_UMAC_IDLE_GEN_INTF_STATUS_INM(x, m) \ argument
43711 #define HWIO_UMCMN_R1_UMAC_IDLE_GEN_ERR_INM(x, m) \ argument
43715 #define HWIO_UMCMN_R1_UMAC_IDLE_GEN_ERR_OUTM(x,m,v) \ argument
43739 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_INM(x, m) \ argument
43743 #define HWIO_TCL_R0_SW2TCL1_RING_CTRL_OUTM(x,m,v) \ argument
43759 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_INM(x, m) \ argument
43763 #define HWIO_TCL_R0_SW2TCL2_RING_CTRL_OUTM(x,m,v) \ argument
43779 #define HWIO_TCL_R0_SW2TCL3_RING_CTRL_INM(x, m) \ argument
43783 #define HWIO_TCL_R0_SW2TCL3_RING_CTRL_OUTM(x,m,v) \ argument
43799 #define HWIO_TCL_R0_SW2TCL4_RING_CTRL_INM(x, m) \ argument
43803 #define HWIO_TCL_R0_SW2TCL4_RING_CTRL_OUTM(x,m,v) \ argument
43819 #define HWIO_TCL_R0_FW2TCL1_RING_CTRL_INM(x, m) \ argument
43823 #define HWIO_TCL_R0_FW2TCL1_RING_CTRL_OUTM(x,m,v) \ argument
43839 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CTRL_INM(x, m) \ argument
43843 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CTRL_OUTM(x,m,v) \ argument
43859 #define HWIO_TCL_R0_PPE2TCL1_RING_CTRL_INM(x, m) \ argument
43863 #define HWIO_TCL_R0_PPE2TCL1_RING_CTRL_OUTM(x,m,v) \ argument
43879 #define HWIO_TCL_R0_CONS_RING_CMN_CTRL_REG_INM(x, m) \ argument
43883 #define HWIO_TCL_R0_CONS_RING_CMN_CTRL_REG_OUTM(x,m,v) \ argument
43943 #define HWIO_TCL_R0_CMN_CONFIG_INM(x, m) \ argument
43947 #define HWIO_TCL_R0_CMN_CONFIG_OUTM(x,m,v) \ argument
43985 #define HWIO_TCL_R0_CMN_CONFIG_PPE_INM(x, m) \ argument
43989 #define HWIO_TCL_R0_CMN_CONFIG_PPE_OUTM(x,m,v) \ argument
44015 #define HWIO_TCL_R0_TCL2TQM_RING_CTRL_INM(x, m) \ argument
44019 #define HWIO_TCL_R0_TCL2TQM_RING_CTRL_OUTM(x,m,v) \ argument
44039 #define HWIO_TCL_R0_TCL2FW_RING_CTRL_INM(x, m) \ argument
44043 #define HWIO_TCL_R0_TCL2FW_RING_CTRL_OUTM(x,m,v) \ argument
44057 #define HWIO_TCL_R0_TCL_STATUS1_RING_CTRL_INM(x, m) \ argument
44061 #define HWIO_TCL_R0_TCL_STATUS1_RING_CTRL_OUTM(x,m,v) \ argument
44075 #define HWIO_TCL_R0_GEN_CTRL_INM(x, m) \ argument
44079 #define HWIO_TCL_R0_GEN_CTRL_OUTM(x,m,v) \ argument
44157 #define HWIO_TCL_R0_ENCAP_TYPE0_MIN_BUFFER_LENGTH_ERR_INM(x, m) \ argument
44161 #define HWIO_TCL_R0_ENCAP_TYPE0_MIN_BUFFER_LENGTH_ERR_OUTM(x,m,v) \ argument
44177 #define HWIO_TCL_R0_ENCAP_TYPE1_MIN_BUFFER_LENGTH_ERR_INM(x, m) \ argument
44181 #define HWIO_TCL_R0_ENCAP_TYPE1_MIN_BUFFER_LENGTH_ERR_OUTM(x,m,v) \ argument
44197 #define HWIO_TCL_R0_UMXI_PRIORITY0_INM(x, m) \ argument
44201 #define HWIO_TCL_R0_UMXI_PRIORITY0_OUTM(x,m,v) \ argument
44241 #define HWIO_TCL_R0_UMXI_PRIORITY1_INM(x, m) \ argument
44245 #define HWIO_TCL_R0_UMXI_PRIORITY1_OUTM(x,m,v) \ argument
44261 #define HWIO_TCL_R0_VC_ID_MAP_INM(x, m) \ argument
44265 #define HWIO_TCL_R0_VC_ID_MAP_OUTM(x,m,v) \ argument
44299 #define HWIO_TCL_R0_SW2TCL1_DESC_RD_INM(x, m) \ argument
44303 #define HWIO_TCL_R0_SW2TCL1_DESC_RD_OUTM(x,m,v) \ argument
44319 #define HWIO_TCL_R0_SW2TCL2_DESC_RD_INM(x, m) \ argument
44323 #define HWIO_TCL_R0_SW2TCL2_DESC_RD_OUTM(x,m,v) \ argument
44339 #define HWIO_TCL_R0_SW2TCL3_DESC_RD_INM(x, m) \ argument
44343 #define HWIO_TCL_R0_SW2TCL3_DESC_RD_OUTM(x,m,v) \ argument
44359 #define HWIO_TCL_R0_SW2TCL4_DESC_RD_INM(x, m) \ argument
44363 #define HWIO_TCL_R0_SW2TCL4_DESC_RD_OUTM(x,m,v) \ argument
44379 #define HWIO_TCL_R0_FW2TCL_DESC_RD_INM(x, m) \ argument
44383 #define HWIO_TCL_R0_FW2TCL_DESC_RD_OUTM(x,m,v) \ argument
44399 #define HWIO_TCL_R0_SW2TCL_CREDIT_DESC_RD_INM(x, m) \ argument
44403 #define HWIO_TCL_R0_SW2TCL_CREDIT_DESC_RD_OUTM(x,m,v) \ argument
44419 #define HWIO_TCL_R0_PPE2TCL1_DESC_RD_INM(x, m) \ argument
44423 #define HWIO_TCL_R0_PPE2TCL1_DESC_RD_OUTM(x,m,v) \ argument
44439 #define HWIO_TCL_R0_RBM_MAPPING0_INM(x, m) \ argument
44443 #define HWIO_TCL_R0_RBM_MAPPING0_OUTM(x,m,v) \ argument
44529 #define HWIO_TCL_R0_MCAST_ECHO_CHECK_INM(x, m) \ argument
44533 #define HWIO_TCL_R0_MCAST_ECHO_CHECK_OUTM(x,m,v) \ argument
44547 #define HWIO_TCL_R0_PPE_DESC_DST_INFO_VALID_INM(x, m) \ argument
44551 #define HWIO_TCL_R0_PPE_DESC_DST_INFO_VALID_OUTM(x,m,v) \ argument
44619 #define HWIO_TCL_R0_PPE_INT_PRI_TID_MAP0_INM(x, m) \ argument
44623 #define HWIO_TCL_R0_PPE_INT_PRI_TID_MAP0_OUTM(x,m,v) \ argument
44655 #define HWIO_TCL_R0_PPE_INT_PRI_TID_MAP1_INM(x, m) \ argument
44659 #define HWIO_TCL_R0_PPE_INT_PRI_TID_MAP1_OUTM(x,m,v) \ argument
44683 #define HWIO_TCL_R0_PPE_DROP_PREC_MAPPING_INM(x, m) \ argument
44687 #define HWIO_TCL_R0_PPE_DROP_PREC_MAPPING_OUTM(x,m,v) \ argument
44724 #define HWIO_TCL_R0_PCP_TID_MAP_INM(x, m) \ argument
44728 #define HWIO_TCL_R0_PCP_TID_MAP_OUTM(x,m,v) \ argument
44756 #define HWIO_TCL_R0_ASE_HASH_KEY_31_0_INM(x, m) \ argument
44760 #define HWIO_TCL_R0_ASE_HASH_KEY_31_0_OUTM(x,m,v) \ argument
44774 #define HWIO_TCL_R0_ASE_HASH_KEY_63_32_INM(x, m) \ argument
44778 #define HWIO_TCL_R0_ASE_HASH_KEY_63_32_OUTM(x,m,v) \ argument
44792 #define HWIO_TCL_R0_ASE_HASH_KEY_64_INM(x, m) \ argument
44796 #define HWIO_TCL_R0_ASE_HASH_KEY_64_OUTM(x,m,v) \ argument
44810 #define HWIO_TCL_R0_CONFIG_SEARCH_QUEUE_INM(x, m) \ argument
44814 #define HWIO_TCL_R0_CONFIG_SEARCH_QUEUE_OUTM(x,m,v) \ argument
44848 #define HWIO_TCL_R0_FSE_FAIL_QUEUE_NUM_LOW_INM(x, m) \ argument
44852 #define HWIO_TCL_R0_FSE_FAIL_QUEUE_NUM_LOW_OUTM(x,m,v) \ argument
44866 #define HWIO_TCL_R0_FSE_FAIL_QUEUE_NUM_HIGH_INM(x, m) \ argument
44870 #define HWIO_TCL_R0_FSE_FAIL_QUEUE_NUM_HIGH_OUTM(x,m,v) \ argument
44884 #define HWIO_TCL_R0_CCE_FAIL_QUEUE_NUM_LOW_INM(x, m) \ argument
44888 #define HWIO_TCL_R0_CCE_FAIL_QUEUE_NUM_LOW_OUTM(x,m,v) \ argument
44902 #define HWIO_TCL_R0_CCE_FAIL_QUEUE_NUM_HIGH_INM(x, m) \ argument
44906 #define HWIO_TCL_R0_CCE_FAIL_QUEUE_NUM_HIGH_OUTM(x,m,v) \ argument
44920 #define HWIO_TCL_R0_CONFIG_SEARCH_METADATA_INM(x, m) \ argument
44924 #define HWIO_TCL_R0_CONFIG_SEARCH_METADATA_OUTM(x,m,v) \ argument
44940 #define HWIO_TCL_R0_TID_MAP_PRTY_INM(x, m) \ argument
44944 #define HWIO_TCL_R0_TID_MAP_PRTY_OUTM(x,m,v) \ argument
44960 #define HWIO_TCL_R0_INVALID_APB_ACC_ADDR_INM(x, m) \ argument
44974 #define HWIO_TCL_R0_WATCHDOG_WARNING_INM(x, m) \ argument
44978 #define HWIO_TCL_R0_WATCHDOG_WARNING_OUTM(x,m,v) \ argument
44994 #define HWIO_TCL_R0_WATCHDOG_HW_ERROR_INM(x, m) \ argument
44998 #define HWIO_TCL_R0_WATCHDOG_HW_ERROR_OUTM(x,m,v) \ argument
45014 #define HWIO_TCL_R0_EXTERNAL_BACKPRESSURE_EVENT_GEN_TIMER_INM(x, m) \ argument
45018 #define HWIO_TCL_R0_EXTERNAL_BACKPRESSURE_EVENT_GEN_TIMER_OUTM(x,m,v) \ argument
45034 #define HWIO_TCL_R0_CLKGATE_DISABLE0_INM(x, m) \ argument
45038 #define HWIO_TCL_R0_CLKGATE_DISABLE0_OUTM(x,m,v) \ argument
45112 #define HWIO_TCL_R0_CLKGATE_DISABLE1_INM(x, m) \ argument
45116 #define HWIO_TCL_R0_CLKGATE_DISABLE1_OUTM(x,m,v) \ argument
45140 #define HWIO_TCL_R0_CLKGATE_DISABLE_DESC_RD_INM(x, m) \ argument
45144 #define HWIO_TCL_R0_CLKGATE_DISABLE_DESC_RD_OUTM(x,m,v) \ argument
45176 #define HWIO_TCL_R0_CREDIT_COUNT_INM(x, m) \ argument
45180 #define HWIO_TCL_R0_CREDIT_COUNT_OUTM(x,m,v) \ argument
45196 #define HWIO_TCL_R0_CURRENT_CREDIT_COUNT_INM(x, m) \ argument
45210 #define HWIO_TCL_R0_ERR_RECOV_READ_INM(x, m) \ argument
45214 #define HWIO_TCL_R0_ERR_RECOV_READ_OUTM(x,m,v) \ argument
45228 #define HWIO_TCL_R0_ERR_RECOV_DESC_FETCH_COUNT_INM(x, m) \ argument
45242 #define HWIO_TCL_R0_ERR_RECOV_DESC_DIRECT_BUF_COUNT_INM(x, m) \ argument
45256 #define HWIO_TCL_R0_ERR_RECOV_DESC_DATA_BUF_COUNT_INM(x, m) \ argument
45270 #define HWIO_TCL_R0_ERR_RECOV_DESC_TQM_BUNCH_COUNT_INM(x, m) \ argument
45284 #define HWIO_TCL_R0_ERR_RECOV_DESC_FW_BUNCH_COUNT_INM(x, m) \ argument
45298 #define HWIO_TCL_R0_ERR_RECOV_DESC_FETCH_LSB_INM(x, m) \ argument
45312 #define HWIO_TCL_R0_ERR_RECOV_DESC_FETCH_MSB_INM(x, m) \ argument
45326 #define HWIO_TCL_R0_ERR_RECOV_DESC_DIRECT_BUF_LSB_INM(x, m) \ argument
45340 #define HWIO_TCL_R0_ERR_RECOV_DESC_DIRECT_BUF_MSB_INM(x, m) \ argument
45354 #define HWIO_TCL_R0_ERR_RECOV_DESC_DATA_BUF_LSB_INM(x, m) \ argument
45368 #define HWIO_TCL_R0_ERR_RECOV_DESC_DATA_BUF_MSB_INM(x, m) \ argument
45382 #define HWIO_TCL_R0_ERR_RECOV_DESC_TQM_BUNCH_LSB_INM(x, m) \ argument
45396 #define HWIO_TCL_R0_ERR_RECOV_DESC_TQM_BUNCH_MSB_INM(x, m) \ argument
45410 #define HWIO_TCL_R0_ERR_RECOV_DESC_FW_BUNCH_LSB_INM(x, m) \ argument
45424 #define HWIO_TCL_R0_ERR_RECOV_DESC_FW_BUNCH_MSB_INM(x, m) \ argument
45438 #define HWIO_TCL_R0_S_PARE_REGISTER_INM(x, m) \ argument
45442 #define HWIO_TCL_R0_S_PARE_REGISTER_OUTM(x,m,v) \ argument
45456 #define HWIO_TCL_R0_MISC_CTRL_INM(x, m) \ argument
45460 #define HWIO_TCL_R0_MISC_CTRL_OUTM(x,m,v) \ argument
45476 #define HWIO_TCL_R0_SW2TCL1_RING_BASE_LSB_INM(x, m) \ argument
45480 #define HWIO_TCL_R0_SW2TCL1_RING_BASE_LSB_OUTM(x,m,v) \ argument
45494 #define HWIO_TCL_R0_SW2TCL1_RING_BASE_MSB_INM(x, m) \ argument
45498 #define HWIO_TCL_R0_SW2TCL1_RING_BASE_MSB_OUTM(x,m,v) \ argument
45514 #define HWIO_TCL_R0_SW2TCL1_RING_ID_INM(x, m) \ argument
45518 #define HWIO_TCL_R0_SW2TCL1_RING_ID_OUTM(x,m,v) \ argument
45532 #define HWIO_TCL_R0_SW2TCL1_RING_STATUS_INM(x, m) \ argument
45548 #define HWIO_TCL_R0_SW2TCL1_RING_MISC_INM(x, m) \ argument
45552 #define HWIO_TCL_R0_SW2TCL1_RING_MISC_OUTM(x,m,v) \ argument
45588 #define HWIO_TCL_R0_SW2TCL1_RING_TP_ADDR_LSB_INM(x, m) \ argument
45592 #define HWIO_TCL_R0_SW2TCL1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
45606 #define HWIO_TCL_R0_SW2TCL1_RING_TP_ADDR_MSB_INM(x, m) \ argument
45610 #define HWIO_TCL_R0_SW2TCL1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
45624 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
45628 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
45646 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
45650 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
45664 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
45682 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
45686 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
45700 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
45704 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
45718 #define HWIO_TCL_R0_SW2TCL1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
45734 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
45738 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
45752 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
45756 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
45772 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_DATA_INM(x, m) \ argument
45776 #define HWIO_TCL_R0_SW2TCL1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
45790 #define HWIO_TCL_R0_SW2TCL1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
45794 #define HWIO_TCL_R0_SW2TCL1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
45808 #define HWIO_TCL_R0_SW2TCL1_RING_MISC_1_INM(x, m) \ argument
45812 #define HWIO_TCL_R0_SW2TCL1_RING_MISC_1_OUTM(x,m,v) \ argument
45828 #define HWIO_TCL_R0_SW2TCL2_RING_BASE_LSB_INM(x, m) \ argument
45832 #define HWIO_TCL_R0_SW2TCL2_RING_BASE_LSB_OUTM(x,m,v) \ argument
45846 #define HWIO_TCL_R0_SW2TCL2_RING_BASE_MSB_INM(x, m) \ argument
45850 #define HWIO_TCL_R0_SW2TCL2_RING_BASE_MSB_OUTM(x,m,v) \ argument
45866 #define HWIO_TCL_R0_SW2TCL2_RING_ID_INM(x, m) \ argument
45870 #define HWIO_TCL_R0_SW2TCL2_RING_ID_OUTM(x,m,v) \ argument
45884 #define HWIO_TCL_R0_SW2TCL2_RING_STATUS_INM(x, m) \ argument
45900 #define HWIO_TCL_R0_SW2TCL2_RING_MISC_INM(x, m) \ argument
45904 #define HWIO_TCL_R0_SW2TCL2_RING_MISC_OUTM(x,m,v) \ argument
45940 #define HWIO_TCL_R0_SW2TCL2_RING_TP_ADDR_LSB_INM(x, m) \ argument
45944 #define HWIO_TCL_R0_SW2TCL2_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
45958 #define HWIO_TCL_R0_SW2TCL2_RING_TP_ADDR_MSB_INM(x, m) \ argument
45962 #define HWIO_TCL_R0_SW2TCL2_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
45976 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
45980 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
45998 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
46002 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
46016 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
46034 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
46038 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
46052 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
46056 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
46070 #define HWIO_TCL_R0_SW2TCL2_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
46086 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_BASE_LSB_INM(x, m) \ argument
46090 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
46104 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_BASE_MSB_INM(x, m) \ argument
46108 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
46124 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_DATA_INM(x, m) \ argument
46128 #define HWIO_TCL_R0_SW2TCL2_RING_MSI1_DATA_OUTM(x,m,v) \ argument
46142 #define HWIO_TCL_R0_SW2TCL2_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
46146 #define HWIO_TCL_R0_SW2TCL2_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
46160 #define HWIO_TCL_R0_SW2TCL2_RING_MISC_1_INM(x, m) \ argument
46164 #define HWIO_TCL_R0_SW2TCL2_RING_MISC_1_OUTM(x,m,v) \ argument
46180 #define HWIO_TCL_R0_SW2TCL3_RING_BASE_LSB_INM(x, m) \ argument
46184 #define HWIO_TCL_R0_SW2TCL3_RING_BASE_LSB_OUTM(x,m,v) \ argument
46198 #define HWIO_TCL_R0_SW2TCL3_RING_BASE_MSB_INM(x, m) \ argument
46202 #define HWIO_TCL_R0_SW2TCL3_RING_BASE_MSB_OUTM(x,m,v) \ argument
46218 #define HWIO_TCL_R0_SW2TCL3_RING_ID_INM(x, m) \ argument
46222 #define HWIO_TCL_R0_SW2TCL3_RING_ID_OUTM(x,m,v) \ argument
46236 #define HWIO_TCL_R0_SW2TCL3_RING_STATUS_INM(x, m) \ argument
46252 #define HWIO_TCL_R0_SW2TCL3_RING_MISC_INM(x, m) \ argument
46256 #define HWIO_TCL_R0_SW2TCL3_RING_MISC_OUTM(x,m,v) \ argument
46292 #define HWIO_TCL_R0_SW2TCL3_RING_TP_ADDR_LSB_INM(x, m) \ argument
46296 #define HWIO_TCL_R0_SW2TCL3_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
46310 #define HWIO_TCL_R0_SW2TCL3_RING_TP_ADDR_MSB_INM(x, m) \ argument
46314 #define HWIO_TCL_R0_SW2TCL3_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
46328 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
46332 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
46350 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
46354 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
46368 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
46386 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
46390 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
46404 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
46408 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
46422 #define HWIO_TCL_R0_SW2TCL3_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
46438 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_BASE_LSB_INM(x, m) \ argument
46442 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
46456 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_BASE_MSB_INM(x, m) \ argument
46460 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
46476 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_DATA_INM(x, m) \ argument
46480 #define HWIO_TCL_R0_SW2TCL3_RING_MSI1_DATA_OUTM(x,m,v) \ argument
46494 #define HWIO_TCL_R0_SW2TCL3_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
46498 #define HWIO_TCL_R0_SW2TCL3_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
46512 #define HWIO_TCL_R0_SW2TCL3_RING_MISC_1_INM(x, m) \ argument
46516 #define HWIO_TCL_R0_SW2TCL3_RING_MISC_1_OUTM(x,m,v) \ argument
46532 #define HWIO_TCL_R0_SW2TCL4_RING_BASE_LSB_INM(x, m) \ argument
46536 #define HWIO_TCL_R0_SW2TCL4_RING_BASE_LSB_OUTM(x,m,v) \ argument
46550 #define HWIO_TCL_R0_SW2TCL4_RING_BASE_MSB_INM(x, m) \ argument
46554 #define HWIO_TCL_R0_SW2TCL4_RING_BASE_MSB_OUTM(x,m,v) \ argument
46570 #define HWIO_TCL_R0_SW2TCL4_RING_ID_INM(x, m) \ argument
46574 #define HWIO_TCL_R0_SW2TCL4_RING_ID_OUTM(x,m,v) \ argument
46588 #define HWIO_TCL_R0_SW2TCL4_RING_STATUS_INM(x, m) \ argument
46604 #define HWIO_TCL_R0_SW2TCL4_RING_MISC_INM(x, m) \ argument
46608 #define HWIO_TCL_R0_SW2TCL4_RING_MISC_OUTM(x,m,v) \ argument
46644 #define HWIO_TCL_R0_SW2TCL4_RING_TP_ADDR_LSB_INM(x, m) \ argument
46648 #define HWIO_TCL_R0_SW2TCL4_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
46662 #define HWIO_TCL_R0_SW2TCL4_RING_TP_ADDR_MSB_INM(x, m) \ argument
46666 #define HWIO_TCL_R0_SW2TCL4_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
46680 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
46684 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
46702 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
46706 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
46720 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
46738 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
46742 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
46756 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
46760 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
46774 #define HWIO_TCL_R0_SW2TCL4_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
46790 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_BASE_LSB_INM(x, m) \ argument
46794 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
46808 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_BASE_MSB_INM(x, m) \ argument
46812 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
46828 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_DATA_INM(x, m) \ argument
46832 #define HWIO_TCL_R0_SW2TCL4_RING_MSI1_DATA_OUTM(x,m,v) \ argument
46846 #define HWIO_TCL_R0_SW2TCL4_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
46850 #define HWIO_TCL_R0_SW2TCL4_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
46864 #define HWIO_TCL_R0_SW2TCL4_RING_MISC_1_INM(x, m) \ argument
46868 #define HWIO_TCL_R0_SW2TCL4_RING_MISC_1_OUTM(x,m,v) \ argument
46884 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_BASE_LSB_INM(x, m) \ argument
46888 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_BASE_LSB_OUTM(x,m,v) \ argument
46902 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_BASE_MSB_INM(x, m) \ argument
46906 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_BASE_MSB_OUTM(x,m,v) \ argument
46922 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_ID_INM(x, m) \ argument
46926 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_ID_OUTM(x,m,v) \ argument
46940 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_STATUS_INM(x, m) \ argument
46956 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MISC_INM(x, m) \ argument
46960 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MISC_OUTM(x,m,v) \ argument
46996 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_TP_ADDR_LSB_INM(x, m) \ argument
47000 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
47014 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_TP_ADDR_MSB_INM(x, m) \ argument
47018 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
47032 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
47036 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
47054 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
47058 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
47072 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
47090 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
47094 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
47108 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
47112 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
47126 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
47142 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_BASE_LSB_INM(x, m) \ argument
47146 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
47160 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_BASE_MSB_INM(x, m) \ argument
47164 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
47180 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_DATA_INM(x, m) \ argument
47184 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MSI1_DATA_OUTM(x,m,v) \ argument
47198 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
47202 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
47216 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MISC_1_INM(x, m) \ argument
47220 #define HWIO_TCL_R0_SW2TCL_CREDIT_RING_MISC_1_OUTM(x,m,v) \ argument
47236 #define HWIO_TCL_R0_FW2TCL1_RING_BASE_LSB_INM(x, m) \ argument
47240 #define HWIO_TCL_R0_FW2TCL1_RING_BASE_LSB_OUTM(x,m,v) \ argument
47254 #define HWIO_TCL_R0_FW2TCL1_RING_BASE_MSB_INM(x, m) \ argument
47258 #define HWIO_TCL_R0_FW2TCL1_RING_BASE_MSB_OUTM(x,m,v) \ argument
47274 #define HWIO_TCL_R0_FW2TCL1_RING_ID_INM(x, m) \ argument
47278 #define HWIO_TCL_R0_FW2TCL1_RING_ID_OUTM(x,m,v) \ argument
47292 #define HWIO_TCL_R0_FW2TCL1_RING_STATUS_INM(x, m) \ argument
47308 #define HWIO_TCL_R0_FW2TCL1_RING_MISC_INM(x, m) \ argument
47312 #define HWIO_TCL_R0_FW2TCL1_RING_MISC_OUTM(x,m,v) \ argument
47348 #define HWIO_TCL_R0_FW2TCL1_RING_TP_ADDR_LSB_INM(x, m) \ argument
47352 #define HWIO_TCL_R0_FW2TCL1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
47366 #define HWIO_TCL_R0_FW2TCL1_RING_TP_ADDR_MSB_INM(x, m) \ argument
47370 #define HWIO_TCL_R0_FW2TCL1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
47384 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
47388 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
47406 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
47410 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
47424 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
47442 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
47446 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
47460 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
47464 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
47478 #define HWIO_TCL_R0_FW2TCL1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
47494 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
47498 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
47512 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
47516 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
47532 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_DATA_INM(x, m) \ argument
47536 #define HWIO_TCL_R0_FW2TCL1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
47550 #define HWIO_TCL_R0_FW2TCL1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
47554 #define HWIO_TCL_R0_FW2TCL1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
47568 #define HWIO_TCL_R0_FW2TCL1_RING_MISC_1_INM(x, m) \ argument
47572 #define HWIO_TCL_R0_FW2TCL1_RING_MISC_1_OUTM(x,m,v) \ argument
47588 #define HWIO_TCL_R0_PPE2TCL1_RING_BASE_LSB_INM(x, m) \ argument
47592 #define HWIO_TCL_R0_PPE2TCL1_RING_BASE_LSB_OUTM(x,m,v) \ argument
47606 #define HWIO_TCL_R0_PPE2TCL1_RING_BASE_MSB_INM(x, m) \ argument
47610 #define HWIO_TCL_R0_PPE2TCL1_RING_BASE_MSB_OUTM(x,m,v) \ argument
47626 #define HWIO_TCL_R0_PPE2TCL1_RING_ID_INM(x, m) \ argument
47630 #define HWIO_TCL_R0_PPE2TCL1_RING_ID_OUTM(x,m,v) \ argument
47644 #define HWIO_TCL_R0_PPE2TCL1_RING_STATUS_INM(x, m) \ argument
47660 #define HWIO_TCL_R0_PPE2TCL1_RING_MISC_INM(x, m) \ argument
47664 #define HWIO_TCL_R0_PPE2TCL1_RING_MISC_OUTM(x,m,v) \ argument
47700 #define HWIO_TCL_R0_PPE2TCL1_RING_TP_ADDR_LSB_INM(x, m) \ argument
47704 #define HWIO_TCL_R0_PPE2TCL1_RING_TP_ADDR_LSB_OUTM(x,m,v) \ argument
47718 #define HWIO_TCL_R0_PPE2TCL1_RING_TP_ADDR_MSB_INM(x, m) \ argument
47722 #define HWIO_TCL_R0_PPE2TCL1_RING_TP_ADDR_MSB_OUTM(x,m,v) \ argument
47736 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_INT_SETUP_IX0_INM(x, m) \ argument
47740 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_INT_SETUP_IX0_OUTM(x,m,v) \ argument
47758 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_INT_SETUP_IX1_INM(x, m) \ argument
47762 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_INT_SETUP_IX1_OUTM(x,m,v) \ argument
47776 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_INT_STATUS_INM(x, m) \ argument
47794 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_EMPTY_COUNTER_INM(x, m) \ argument
47798 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_EMPTY_COUNTER_OUTM(x,m,v) \ argument
47812 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_PREFETCH_TIMER_INM(x, m) \ argument
47816 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_PREFETCH_TIMER_OUTM(x,m,v) \ argument
47830 #define HWIO_TCL_R0_PPE2TCL1_RING_CONSUMER_PREFETCH_STATUS_INM(x, m) \ argument
47846 #define HWIO_TCL_R0_PPE2TCL1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
47850 #define HWIO_TCL_R0_PPE2TCL1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
47864 #define HWIO_TCL_R0_PPE2TCL1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
47868 #define HWIO_TCL_R0_PPE2TCL1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
47884 #define HWIO_TCL_R0_PPE2TCL1_RING_MSI1_DATA_INM(x, m) \ argument
47888 #define HWIO_TCL_R0_PPE2TCL1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
47902 #define HWIO_TCL_R0_PPE2TCL1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
47906 #define HWIO_TCL_R0_PPE2TCL1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
47920 #define HWIO_TCL_R0_PPE2TCL1_RING_MISC_1_INM(x, m) \ argument
47924 #define HWIO_TCL_R0_PPE2TCL1_RING_MISC_1_OUTM(x,m,v) \ argument
47940 #define HWIO_TCL_R0_TCL2TQM_RING_BASE_LSB_INM(x, m) \ argument
47944 #define HWIO_TCL_R0_TCL2TQM_RING_BASE_LSB_OUTM(x,m,v) \ argument
47958 #define HWIO_TCL_R0_TCL2TQM_RING_BASE_MSB_INM(x, m) \ argument
47962 #define HWIO_TCL_R0_TCL2TQM_RING_BASE_MSB_OUTM(x,m,v) \ argument
47978 #define HWIO_TCL_R0_TCL2TQM_RING_ID_INM(x, m) \ argument
47982 #define HWIO_TCL_R0_TCL2TQM_RING_ID_OUTM(x,m,v) \ argument
47998 #define HWIO_TCL_R0_TCL2TQM_RING_STATUS_INM(x, m) \ argument
48014 #define HWIO_TCL_R0_TCL2TQM_RING_MISC_INM(x, m) \ argument
48018 #define HWIO_TCL_R0_TCL2TQM_RING_MISC_OUTM(x,m,v) \ argument
48058 #define HWIO_TCL_R0_TCL2TQM_RING_HP_ADDR_LSB_INM(x, m) \ argument
48062 #define HWIO_TCL_R0_TCL2TQM_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
48076 #define HWIO_TCL_R0_TCL2TQM_RING_HP_ADDR_MSB_INM(x, m) \ argument
48080 #define HWIO_TCL_R0_TCL2TQM_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
48094 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
48098 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
48116 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
48134 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
48138 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
48152 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_BASE_LSB_INM(x, m) \ argument
48156 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
48170 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_BASE_MSB_INM(x, m) \ argument
48174 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
48190 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_DATA_INM(x, m) \ argument
48194 #define HWIO_TCL_R0_TCL2TQM_RING_MSI1_DATA_OUTM(x,m,v) \ argument
48208 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
48212 #define HWIO_TCL_R0_TCL2TQM_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
48232 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_BASE_LSB_INM(x, m) \ argument
48236 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
48250 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_BASE_MSB_INM(x, m) \ argument
48254 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
48270 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_DATA_INM(x, m) \ argument
48274 #define HWIO_TCL_R0_TCL2TQM_RING_MSI2_DATA_OUTM(x,m,v) \ argument
48288 #define HWIO_TCL_R0_TCL2TQM_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
48292 #define HWIO_TCL_R0_TCL2TQM_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
48306 #define HWIO_TCL_R0_TCL2TQM_RING_MISC_1_INM(x, m) \ argument
48310 #define HWIO_TCL_R0_TCL2TQM_RING_MISC_1_OUTM(x,m,v) \ argument
48326 #define HWIO_TCL_R0_TCL_STATUS1_RING_BASE_LSB_INM(x, m) \ argument
48330 #define HWIO_TCL_R0_TCL_STATUS1_RING_BASE_LSB_OUTM(x,m,v) \ argument
48344 #define HWIO_TCL_R0_TCL_STATUS1_RING_BASE_MSB_INM(x, m) \ argument
48348 #define HWIO_TCL_R0_TCL_STATUS1_RING_BASE_MSB_OUTM(x,m,v) \ argument
48364 #define HWIO_TCL_R0_TCL_STATUS1_RING_ID_INM(x, m) \ argument
48368 #define HWIO_TCL_R0_TCL_STATUS1_RING_ID_OUTM(x,m,v) \ argument
48384 #define HWIO_TCL_R0_TCL_STATUS1_RING_STATUS_INM(x, m) \ argument
48400 #define HWIO_TCL_R0_TCL_STATUS1_RING_MISC_INM(x, m) \ argument
48404 #define HWIO_TCL_R0_TCL_STATUS1_RING_MISC_OUTM(x,m,v) \ argument
48444 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_ADDR_LSB_INM(x, m) \ argument
48448 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
48462 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_ADDR_MSB_INM(x, m) \ argument
48466 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
48480 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
48484 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
48502 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
48520 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
48524 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
48538 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_BASE_LSB_INM(x, m) \ argument
48542 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
48556 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_BASE_MSB_INM(x, m) \ argument
48560 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
48576 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_DATA_INM(x, m) \ argument
48580 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI1_DATA_OUTM(x,m,v) \ argument
48594 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
48598 #define HWIO_TCL_R0_TCL_STATUS1_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
48618 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_BASE_LSB_INM(x, m) \ argument
48622 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
48636 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_BASE_MSB_INM(x, m) \ argument
48640 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
48656 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_DATA_INM(x, m) \ argument
48660 #define HWIO_TCL_R0_TCL_STATUS1_RING_MSI2_DATA_OUTM(x,m,v) \ argument
48674 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
48678 #define HWIO_TCL_R0_TCL_STATUS1_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
48692 #define HWIO_TCL_R0_TCL_STATUS1_RING_MISC_1_INM(x, m) \ argument
48696 #define HWIO_TCL_R0_TCL_STATUS1_RING_MISC_1_OUTM(x,m,v) \ argument
48712 #define HWIO_TCL_R0_TCL2FW_RING_BASE_LSB_INM(x, m) \ argument
48716 #define HWIO_TCL_R0_TCL2FW_RING_BASE_LSB_OUTM(x,m,v) \ argument
48730 #define HWIO_TCL_R0_TCL2FW_RING_BASE_MSB_INM(x, m) \ argument
48734 #define HWIO_TCL_R0_TCL2FW_RING_BASE_MSB_OUTM(x,m,v) \ argument
48750 #define HWIO_TCL_R0_TCL2FW_RING_ID_INM(x, m) \ argument
48754 #define HWIO_TCL_R0_TCL2FW_RING_ID_OUTM(x,m,v) \ argument
48770 #define HWIO_TCL_R0_TCL2FW_RING_STATUS_INM(x, m) \ argument
48786 #define HWIO_TCL_R0_TCL2FW_RING_MISC_INM(x, m) \ argument
48790 #define HWIO_TCL_R0_TCL2FW_RING_MISC_OUTM(x,m,v) \ argument
48830 #define HWIO_TCL_R0_TCL2FW_RING_HP_ADDR_LSB_INM(x, m) \ argument
48834 #define HWIO_TCL_R0_TCL2FW_RING_HP_ADDR_LSB_OUTM(x,m,v) \ argument
48848 #define HWIO_TCL_R0_TCL2FW_RING_HP_ADDR_MSB_INM(x, m) \ argument
48852 #define HWIO_TCL_R0_TCL2FW_RING_HP_ADDR_MSB_OUTM(x,m,v) \ argument
48866 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT_SETUP_INM(x, m) \ argument
48870 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT_SETUP_OUTM(x,m,v) \ argument
48888 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT_STATUS_INM(x, m) \ argument
48906 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_FULL_COUNTER_INM(x, m) \ argument
48910 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_FULL_COUNTER_OUTM(x,m,v) \ argument
48924 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_BASE_LSB_INM(x, m) \ argument
48928 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_BASE_LSB_OUTM(x,m,v) \ argument
48942 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_BASE_MSB_INM(x, m) \ argument
48946 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_BASE_MSB_OUTM(x,m,v) \ argument
48962 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_DATA_INM(x, m) \ argument
48966 #define HWIO_TCL_R0_TCL2FW_RING_MSI1_DATA_OUTM(x,m,v) \ argument
48980 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT2_SETUP_INM(x, m) \ argument
48984 #define HWIO_TCL_R0_TCL2FW_RING_PRODUCER_INT2_SETUP_OUTM(x,m,v) \ argument
49004 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_BASE_LSB_INM(x, m) \ argument
49008 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_BASE_LSB_OUTM(x,m,v) \ argument
49022 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_BASE_MSB_INM(x, m) \ argument
49026 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_BASE_MSB_OUTM(x,m,v) \ argument
49042 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_DATA_INM(x, m) \ argument
49046 #define HWIO_TCL_R0_TCL2FW_RING_MSI2_DATA_OUTM(x,m,v) \ argument
49060 #define HWIO_TCL_R0_TCL2FW_RING_HP_TP_SW_OFFSET_INM(x, m) \ argument
49064 #define HWIO_TCL_R0_TCL2FW_RING_HP_TP_SW_OFFSET_OUTM(x,m,v) \ argument
49078 #define HWIO_TCL_R0_TCL2FW_RING_MISC_1_INM(x, m) \ argument
49082 #define HWIO_TCL_R0_TCL2FW_RING_MISC_1_OUTM(x,m,v) \ argument
49098 #define HWIO_TCL_R0_ASE_GST_BASE_ADDR_LOW_INM(x, m) \ argument
49102 #define HWIO_TCL_R0_ASE_GST_BASE_ADDR_LOW_OUTM(x,m,v) \ argument
49116 #define HWIO_TCL_R0_ASE_GST_BASE_ADDR_HIGH_INM(x, m) \ argument
49120 #define HWIO_TCL_R0_ASE_GST_BASE_ADDR_HIGH_OUTM(x,m,v) \ argument
49134 #define HWIO_TCL_R0_ASE_GST_SIZE_INM(x, m) \ argument
49138 #define HWIO_TCL_R0_ASE_GST_SIZE_OUTM(x,m,v) \ argument
49152 #define HWIO_TCL_R0_ASE_SEARCH_CTRL_INM(x, m) \ argument
49156 #define HWIO_TCL_R0_ASE_SEARCH_CTRL_OUTM(x,m,v) \ argument
49184 #define HWIO_TCL_R0_ASE_PCIE_VC_CTRL_INM(x, m) \ argument
49188 #define HWIO_TCL_R0_ASE_PCIE_VC_CTRL_OUTM(x,m,v) \ argument
49204 #define HWIO_TCL_R0_ASE_WATCHDOG_WAR_INM(x, m) \ argument
49208 #define HWIO_TCL_R0_ASE_WATCHDOG_WAR_OUTM(x,m,v) \ argument
49224 #define HWIO_TCL_R0_ASE_WATCHDOG_ERR_INM(x, m) \ argument
49228 #define HWIO_TCL_R0_ASE_WATCHDOG_ERR_OUTM(x,m,v) \ argument
49244 #define HWIO_TCL_R0_ASE_CLKGATE_DISABLE_INM(x, m) \ argument
49248 #define HWIO_TCL_R0_ASE_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
49284 #define HWIO_TCL_R0_ASE_WRITE_BACK_PENDING_INM(x, m) \ argument
49298 #define HWIO_TCL_R1_CACHE_FLUSH_INM(x, m) \ argument
49302 #define HWIO_TCL_R1_CACHE_FLUSH_OUTM(x,m,v) \ argument
49318 #define HWIO_TCL_R1_SM_STATES_IX_0_INM(x, m) \ argument
49348 #define HWIO_TCL_R1_SM_STATES_IX_1_INM(x, m) \ argument
49380 #define HWIO_TCL_R1_SM_STATES_IX_2_INM(x, m) \ argument
49400 #define HWIO_TCL_R1_STATUS_INM(x, m) \ argument
49474 #define HWIO_TCL_R1_WDOG_SM_STATES_IX_0_INM(x, m) \ argument
49504 #define HWIO_TCL_R1_WDOG_SM_STATES_IX_1_INM(x, m) \ argument
49536 #define HWIO_TCL_R1_WDOG_SM_STATES_IX_2_INM(x, m) \ argument
49556 #define HWIO_TCL_R1_WDOG_STATUS_INM(x, m) \ argument
49630 #define HWIO_TCL_R1_EXTERNAL_BACKPRESSURE_STATUS_INM(x, m) \ argument
49674 #define HWIO_TCL_R1_IDLE_SEQUENCE_STATUS_INM(x, m) \ argument
49688 #define HWIO_TCL_R1_TESTBUS_CTRL_INM(x, m) \ argument
49692 #define HWIO_TCL_R1_TESTBUS_CTRL_OUTM(x,m,v) \ argument
49725 #define HWIO_TCL_R1_TESTBUS_LOW_INM(x, m) \ argument
49739 #define HWIO_TCL_R1_TESTBUS_HIGH_INM(x, m) \ argument
49753 #define HWIO_TCL_R1_EVENTMASK_IX_0_INM(x, m) \ argument
49757 #define HWIO_TCL_R1_EVENTMASK_IX_0_OUTM(x,m,v) \ argument
49771 #define HWIO_TCL_R1_EVENTMASK_IX_1_INM(x, m) \ argument
49775 #define HWIO_TCL_R1_EVENTMASK_IX_1_OUTM(x,m,v) \ argument
49789 #define HWIO_TCL_R1_EVENTMASK_IX_2_INM(x, m) \ argument
49793 #define HWIO_TCL_R1_EVENTMASK_IX_2_OUTM(x,m,v) \ argument
49807 #define HWIO_TCL_R1_EVENTMASK_IX_3_INM(x, m) \ argument
49811 #define HWIO_TCL_R1_EVENTMASK_IX_3_OUTM(x,m,v) \ argument
49825 #define HWIO_TCL_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
49829 #define HWIO_TCL_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
49849 #define HWIO_TCL_R1_SPARE_REGISTER_INM(x, m) \ argument
49853 #define HWIO_TCL_R1_SPARE_REGISTER_OUTM(x,m,v) \ argument
49867 #define HWIO_TCL_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
49871 #define HWIO_TCL_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
49885 #define HWIO_TCL_R1_ASE_END_OF_TEST_CHECK_INM(x, m) \ argument
49889 #define HWIO_TCL_R1_ASE_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
49903 #define HWIO_TCL_R1_ASE_DEBUG_CLEAR_COUNTERS_INM(x, m) \ argument
49907 #define HWIO_TCL_R1_ASE_DEBUG_CLEAR_COUNTERS_OUTM(x,m,v) \ argument
49921 #define HWIO_TCL_R1_ASE_DEBUG_NUM_CACHE_HITS_COUNTER_INM(x, m) \ argument
49935 #define HWIO_TCL_R1_ASE_DEBUG_NUM_SEARCHES_COUNTER_INM(x, m) \ argument
49949 #define HWIO_TCL_R1_ASE_DEBUG_NUM_SKIP_SEARCHES_COUNTER_INM(x, m) \ argument
49963 #define HWIO_TCL_R1_ASE_DEBUG_CACHE_OCCUPANCY_COUNTER_INM(x, m) \ argument
49979 #define HWIO_TCL_R1_ASE_DEBUG_SEARCH_STAT_COUNTER_INM(x, m) \ argument
49997 #define HWIO_TCL_R1_ASE_DEBUG_NUM_CACHE_HITS_COUNTER_1_INM(x, m) \ argument
50011 #define HWIO_TCL_R1_ASE_DEBUG_NUM_SEARCHES_COUNTER_1_INM(x, m) \ argument
50025 #define HWIO_TCL_R1_ASE_DEBUG_NUM_SKIP_SEARCHES_COUNTER_1_INM(x, m) \ argument
50039 #define HWIO_TCL_R1_ASE_DEBUG_SEARCH_STAT_COUNTER_1_INM(x, m) \ argument
50055 #define HWIO_TCL_R1_ASE_SM_STATES_INM(x, m) \ argument
50081 #define HWIO_TCL_R1_ASE_CACHE_DEBUG_INM(x, m) \ argument
50085 #define HWIO_TCL_R1_ASE_CACHE_DEBUG_OUTM(x,m,v) \ argument
50099 #define HWIO_TCL_R1_ASE_CACHE_DEBUG_ENTRY_STATS_INM(x, m) \ argument
50134 #define HWIO_TCL_R2_SW2TCL1_RING_HP_INM(x, m) \ argument
50138 #define HWIO_TCL_R2_SW2TCL1_RING_HP_OUTM(x,m,v) \ argument
50152 #define HWIO_TCL_R2_SW2TCL1_RING_TP_INM(x, m) \ argument
50156 #define HWIO_TCL_R2_SW2TCL1_RING_TP_OUTM(x,m,v) \ argument
50170 #define HWIO_TCL_R2_SW2TCL2_RING_HP_INM(x, m) \ argument
50174 #define HWIO_TCL_R2_SW2TCL2_RING_HP_OUTM(x,m,v) \ argument
50188 #define HWIO_TCL_R2_SW2TCL2_RING_TP_INM(x, m) \ argument
50192 #define HWIO_TCL_R2_SW2TCL2_RING_TP_OUTM(x,m,v) \ argument
50206 #define HWIO_TCL_R2_SW2TCL3_RING_HP_INM(x, m) \ argument
50210 #define HWIO_TCL_R2_SW2TCL3_RING_HP_OUTM(x,m,v) \ argument
50224 #define HWIO_TCL_R2_SW2TCL3_RING_TP_INM(x, m) \ argument
50228 #define HWIO_TCL_R2_SW2TCL3_RING_TP_OUTM(x,m,v) \ argument
50242 #define HWIO_TCL_R2_SW2TCL4_RING_HP_INM(x, m) \ argument
50246 #define HWIO_TCL_R2_SW2TCL4_RING_HP_OUTM(x,m,v) \ argument
50260 #define HWIO_TCL_R2_SW2TCL4_RING_TP_INM(x, m) \ argument
50264 #define HWIO_TCL_R2_SW2TCL4_RING_TP_OUTM(x,m,v) \ argument
50278 #define HWIO_TCL_R2_SW2TCL_CREDIT_RING_HP_INM(x, m) \ argument
50282 #define HWIO_TCL_R2_SW2TCL_CREDIT_RING_HP_OUTM(x,m,v) \ argument
50296 #define HWIO_TCL_R2_SW2TCL_CREDIT_RING_TP_INM(x, m) \ argument
50300 #define HWIO_TCL_R2_SW2TCL_CREDIT_RING_TP_OUTM(x,m,v) \ argument
50314 #define HWIO_TCL_R2_FW2TCL1_RING_HP_INM(x, m) \ argument
50318 #define HWIO_TCL_R2_FW2TCL1_RING_HP_OUTM(x,m,v) \ argument
50332 #define HWIO_TCL_R2_FW2TCL1_RING_TP_INM(x, m) \ argument
50336 #define HWIO_TCL_R2_FW2TCL1_RING_TP_OUTM(x,m,v) \ argument
50350 #define HWIO_TCL_R2_PPE2TCL1_RING_HP_INM(x, m) \ argument
50354 #define HWIO_TCL_R2_PPE2TCL1_RING_HP_OUTM(x,m,v) \ argument
50368 #define HWIO_TCL_R2_PPE2TCL1_RING_TP_INM(x, m) \ argument
50372 #define HWIO_TCL_R2_PPE2TCL1_RING_TP_OUTM(x,m,v) \ argument
50386 #define HWIO_TCL_R2_TCL2TQM_RING_HP_INM(x, m) \ argument
50390 #define HWIO_TCL_R2_TCL2TQM_RING_HP_OUTM(x,m,v) \ argument
50404 #define HWIO_TCL_R2_TCL2TQM_RING_TP_INM(x, m) \ argument
50408 #define HWIO_TCL_R2_TCL2TQM_RING_TP_OUTM(x,m,v) \ argument
50422 #define HWIO_TCL_R2_TCL_STATUS1_RING_HP_INM(x, m) \ argument
50426 #define HWIO_TCL_R2_TCL_STATUS1_RING_HP_OUTM(x,m,v) \ argument
50440 #define HWIO_TCL_R2_TCL_STATUS1_RING_TP_INM(x, m) \ argument
50444 #define HWIO_TCL_R2_TCL_STATUS1_RING_TP_OUTM(x,m,v) \ argument
50458 #define HWIO_TCL_R2_TCL2FW_RING_HP_INM(x, m) \ argument
50462 #define HWIO_TCL_R2_TCL2FW_RING_HP_OUTM(x,m,v) \ argument
50476 #define HWIO_TCL_R2_TCL2FW_RING_TP_INM(x, m) \ argument
50480 #define HWIO_TCL_R2_TCL2FW_RING_TP_OUTM(x,m,v) \ argument
50502 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_0_INM(x, m) \ argument
50518 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_1_INM(x, m) \ argument
50534 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_2_INM(x, m) \ argument
50550 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_3_INM(x, m) \ argument
50566 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_4_INM(x, m) \ argument
50582 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_5_INM(x, m) \ argument
50598 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_6_INM(x, m) \ argument
50602 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_6_OUTM(x,m,v) \ argument
50618 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_7_INM(x, m) \ argument
50622 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_7_OUTM(x,m,v) \ argument
50638 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_8_INM(x, m) \ argument
50642 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_8_OUTM(x,m,v) \ argument
50658 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_9_INM(x, m) \ argument
50662 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_9_OUTM(x,m,v) \ argument
50678 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_10_INM(x, m) \ argument
50682 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_10_OUTM(x,m,v) \ argument
50698 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_11_INM(x, m) \ argument
50702 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_11_OUTM(x,m,v) \ argument
50718 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_12_INM(x, m) \ argument
50722 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_12_OUTM(x,m,v) \ argument
50738 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_13_INM(x, m) \ argument
50742 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_13_OUTM(x,m,v) \ argument
50758 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_14_INM(x, m) \ argument
50762 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_14_OUTM(x,m,v) \ argument
50778 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_15_INM(x, m) \ argument
50782 #define HWIO_CP_R0_IPV6_EXTN_HDR_IX_15_OUTM(x,m,v) \ argument
50798 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_EN_INM(x, m) \ argument
50802 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_EN_OUTM(x,m,v) \ argument
50818 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_HEADERS_IX_0_INM(x, m) \ argument
50822 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_HEADERS_IX_0_OUTM(x,m,v) \ argument
50842 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_HEADERS_IX_1_INM(x, m) \ argument
50846 #define HWIO_CP_R0_IPV6_CRC_OPTIONS_HEADERS_IX_1_OUTM(x,m,v) \ argument
50866 #define HWIO_CP_R0_IPV6_CONFIG_INM(x, m) \ argument
50870 #define HWIO_CP_R0_IPV6_CONFIG_OUTM(x,m,v) \ argument
50892 #define HWIO_CP_R0_COMMIT_TLV_CONFIG_INM(x, m) \ argument
50908 #define HWIO_CP_R0_CLKGATE_DISABLE_INM(x, m) \ argument
50912 #define HWIO_CP_R0_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
50946 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_0_INM(x, m) \ argument
50950 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_0_OUTM(x,m,v) \ argument
50964 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_1_INM(x, m) \ argument
50968 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_1_OUTM(x,m,v) \ argument
50982 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_2_INM(x, m) \ argument
50986 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_2_OUTM(x,m,v) \ argument
51000 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_3_INM(x, m) \ argument
51004 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IX_3_OUTM(x,m,v) \ argument
51018 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_0_INM(x, m) \ argument
51022 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_0_OUTM(x,m,v) \ argument
51036 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_1_INM(x, m) \ argument
51040 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_1_OUTM(x,m,v) \ argument
51054 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_2_INM(x, m) \ argument
51058 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_2_OUTM(x,m,v) \ argument
51072 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_3_INM(x, m) \ argument
51076 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_3_OUTM(x,m,v) \ argument
51090 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_4_INM(x, m) \ argument
51094 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_4_OUTM(x,m,v) \ argument
51108 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_5_INM(x, m) \ argument
51112 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_5_OUTM(x,m,v) \ argument
51126 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_6_INM(x, m) \ argument
51130 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_6_OUTM(x,m,v) \ argument
51144 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_7_INM(x, m) \ argument
51148 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_7_OUTM(x,m,v) \ argument
51162 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_8_INM(x, m) \ argument
51166 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_8_OUTM(x,m,v) \ argument
51180 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_9_INM(x, m) \ argument
51184 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV6_IX_9_OUTM(x,m,v) \ argument
51198 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IPV6_INM(x, m) \ argument
51202 #define HWIO_CP_R0_TOEPLITZ_KEY_IPV4_IPV6_OUTM(x,m,v) \ argument
51218 #define HWIO_CP_R0_MISC_CONFIG_INM(x, m) \ argument
51222 #define HWIO_CP_R0_MISC_CONFIG_OUTM(x,m,v) \ argument
51252 #define HWIO_CP_R0_WATCHDOG_TIMER_INM(x, m) \ argument
51256 #define HWIO_CP_R0_WATCHDOG_TIMER_OUTM(x,m,v) \ argument
51272 #define HWIO_CP_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
51276 #define HWIO_CP_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
51296 #define HWIO_CP_R1_SM_STATES_INM(x, m) \ argument
51314 #define HWIO_CP_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
51318 #define HWIO_CP_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
51340 #define HWIO_CCE_MC_R0_CONTROL_FOR_SW_PROGRAMMING_INM(x, m) \ argument
51344 #define HWIO_CCE_MC_R0_CONTROL_FOR_SW_PROGRAMMING_OUTM(x,m,v) \ argument
51360 #define HWIO_CCE_MC_R0_CLKGATE_DISABLE_INM(x, m) \ argument
51364 #define HWIO_CCE_MC_R0_CLKGATE_DISABLE_OUTM(x,m,v) \ argument
51400 #define HWIO_CCE_MC_R1_END_OF_TEST_CHECK_INM(x, m) \ argument
51404 #define HWIO_CCE_MC_R1_END_OF_TEST_CHECK_OUTM(x,m,v) \ argument
51418 #define HWIO_CCE_MC_R1_SM_STATES_INM(x, m) \ argument
51444 #define HWIO_CCE_M0_R0_ANCHOR_TYPE_PRESERVE_INM(x, m) \ argument
51448 #define HWIO_CCE_M0_R0_ANCHOR_TYPE_PRESERVE_OUTM(x,m,v) \ argument
51462 #define HWIO_CCE_M0_R0_ANCHOR_TYPE_PRESERVE_ENABLE_INM(x, m) \ argument
51466 #define HWIO_CCE_M0_R0_ANCHOR_TYPE_PRESERVE_ENABLE_OUTM(x,m,v) \ argument
51480 #define HWIO_CCE_M0_R0_LAST_RULE_VALID_INM(x, m) \ argument
51484 #define HWIO_CCE_M0_R0_LAST_RULE_VALID_OUTM(x,m,v) \ argument
51498 #define HWIO_CCE_M0_R0_LAST_SUPER_RULE_VALID_INM(x, m) \ argument
51502 #define HWIO_CCE_M0_R0_LAST_SUPER_RULE_VALID_OUTM(x,m,v) \ argument
51516 #define HWIO_CCE_M0_R0_RULE_VALIDS_IX_0_INM(x, m) \ argument
51520 #define HWIO_CCE_M0_R0_RULE_VALIDS_IX_0_OUTM(x,m,v) \ argument
51534 #define HWIO_CCE_M0_R0_RULE_VALIDS_IX_1_INM(x, m) \ argument
51538 #define HWIO_CCE_M0_R0_RULE_VALIDS_IX_1_OUTM(x,m,v) \ argument
51552 #define HWIO_CCE_M0_R0_SUPER_RULE_VALIDS_INM(x, m) \ argument
51556 #define HWIO_CCE_M0_R0_SUPER_RULE_VALIDS_OUTM(x,m,v) \ argument
51570 #define HWIO_CCE_M0_R0_RULE_PRESERVE_RST_ANCHOR_TYPE_INM(x, m) \ argument
51574 #define HWIO_CCE_M0_R0_RULE_PRESERVE_RST_ANCHOR_TYPE_OUTM(x,m,v) \ argument
51588 #define HWIO_CCE_M0_R0_WATCHDOG_INM(x, m) \ argument
51592 #define HWIO_CCE_M0_R0_WATCHDOG_OUTM(x,m,v) \ argument
51608 #define HWIO_CCE_M0_R1_REG_ACCESS_EVENT_GEN_CTRL_INM(x, m) \ argument
51612 #define HWIO_CCE_M0_R1_REG_ACCESS_EVENT_GEN_CTRL_OUTM(x,m,v) \ argument
51678 #define HWIO_UMAC_NOC_ERL_SWID_LOW_INM(x, m) \ argument
51694 #define HWIO_UMAC_NOC_ERL_SWID_HIGH_INM(x, m) \ argument
51708 #define HWIO_UMAC_NOC_ERL_MAINCTL_LOW_INM(x, m) \ argument
51712 #define HWIO_UMAC_NOC_ERL_MAINCTL_LOW_OUTM(x,m,v) \ argument
51730 #define HWIO_UMAC_NOC_ERL_ERRVLD_LOW_INM(x, m) \ argument
51756 #define HWIO_UMAC_NOC_ERL_ERRLOG0_LOW_INM(x, m) \ argument
51784 #define HWIO_UMAC_NOC_ERL_ERRLOG0_HIGH_INM(x, m) \ argument
51800 #define HWIO_UMAC_NOC_ERL_ERRLOG1_LOW_INM(x, m) \ argument
51814 #define HWIO_UMAC_NOC_ERL_ERRLOG1_HIGH_INM(x, m) \ argument
51828 #define HWIO_UMAC_NOC_ERL_ERRLOG2_LOW_INM(x, m) \ argument
51842 #define HWIO_UMAC_NOC_ERL_ERRLOG2_HIGH_INM(x, m) \ argument
51856 #define HWIO_UMAC_NOC_ERL_ERRLOG3_LOW_INM(x, m) \ argument
51870 #define HWIO_UMAC_NOC_ERL_ERRLOG3_HIGH_INM(x, m) \ argument
51884 #define HWIO_UMAC_NOC_DCD_SWID_LOW_INM(x, m) \ argument
51900 #define HWIO_UMAC_NOC_DCD_SWID_HIGH_INM(x, m) \ argument
51914 #define HWIO_UMAC_NOC_DCD_MAXDIV_LOW_INM(x, m) \ argument
51918 #define HWIO_UMAC_NOC_DCD_MAXDIV_LOW_OUTM(x,m,v) \ argument
51932 #define HWIO_UMAC_NOC_DCD_FIRSTHYSTCNT_LOW_INM(x, m) \ argument
51936 #define HWIO_UMAC_NOC_DCD_FIRSTHYSTCNT_LOW_OUTM(x,m,v) \ argument
51950 #define HWIO_UMAC_NOC_DCD_NEXTHYSTCNT_LOW_INM(x, m) \ argument
51954 #define HWIO_UMAC_NOC_DCD_NEXTHYSTCNT_LOW_OUTM(x,m,v) \ argument
51968 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_SWID_LOW_INM(x, m) \ argument
51984 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_SWID_HIGH_INM(x, m) \ argument
51998 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_FAULTINEN0_LOW_INM(x, m) \ argument
52002 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_FAULTINEN0_LOW_OUTM(x,m,v) \ argument
52046 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_FAULTINSTATUS0_LOW_INM(x, m) \ argument
52154 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_FLAGOUTSTATUS0_LOW_INM(x, m) \ argument
52188 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_ERR_SBM_SENSEIN0_LOW_INM(x, m) \ argument
52222 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_SWID_LOW_INM(x, m) \ argument
52238 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_SWID_HIGH_INM(x, m) \ argument
52252 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_FAULTINEN0_LOW_INM(x, m) \ argument
52256 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_FAULTINEN0_LOW_OUTM(x,m,v) \ argument
52278 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_FAULTINSTATUS0_LOW_INM(x, m) \ argument
52412 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_FLAGOUTSTATUS0_LOW_INM(x, m) \ argument
52470 #define HWIO_UMAC_NOC_SIDEBANDMANAGER_CMN_SBM_SENSEIN0_LOW_INM(x, m) \ argument
52518 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_SWID_LOW_INM(x, m) \ argument
52534 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_SWID_HIGH_INM(x, m) \ argument
52548 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_MAINCTL_LOW_INM(x, m) \ argument
52552 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_MAINCTL_LOW_OUTM(x,m,v) \ argument
52578 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_MAINSTATUS_LOW_INM(x, m) \ argument
52594 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_LIMITBW_LOW_INM(x, m) \ argument
52598 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_LIMITBW_LOW_OUTM(x,m,v) \ argument
52614 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_SHAPING_LOW_INM(x, m) \ argument
52618 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_SHAPING_LOW_OUTM(x,m,v) \ argument
52638 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_REGUL0CTL_LOW_INM(x, m) \ argument
52642 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_REGUL0CTL_LOW_OUTM(x,m,v) \ argument
52662 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_REGUL0BW_LOW_INM(x, m) \ argument
52666 #define HWIO_UMAC_NOC_QNS4M_PHY_QOSGEN_REGUL0BW_LOW_OUTM(x,m,v) \ argument
52682 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_SWID_LOW_INM(x, m) \ argument
52698 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_SWID_HIGH_INM(x, m) \ argument
52712 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_MAINCTL_LOW_INM(x, m) \ argument
52716 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_MAINCTL_LOW_OUTM(x,m,v) \ argument
52740 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_MAINSTATUS_LOW_INM(x, m) \ argument
52756 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_LIMITBW_LOW_INM(x, m) \ argument
52760 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_LIMITBW_LOW_OUTM(x,m,v) \ argument
52776 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_SHAPING_LOW_INM(x, m) \ argument
52780 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_SHAPING_LOW_OUTM(x,m,v) \ argument
52800 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_REGUL0CTL_LOW_INM(x, m) \ argument
52804 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_REGUL0CTL_LOW_OUTM(x,m,v) \ argument
52824 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_REGUL0BW_LOW_INM(x, m) \ argument
52828 #define HWIO_UMAC_NOC_XM_UMXI_QOSGEN_REGUL0BW_LOW_OUTM(x,m,v) \ argument
52844 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_SWID_LOW_INM(x, m) \ argument
52860 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_SWID_HIGH_INM(x, m) \ argument
52874 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_MAINCTL_LOW_INM(x, m) \ argument
52878 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_MAINCTL_LOW_OUTM(x,m,v) \ argument
52902 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_MAINSTATUS_LOW_INM(x, m) \ argument
52918 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_LIMITBW_LOW_INM(x, m) \ argument
52922 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_LIMITBW_LOW_OUTM(x,m,v) \ argument
52938 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_SHAPING_LOW_INM(x, m) \ argument
52942 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_SHAPING_LOW_OUTM(x,m,v) \ argument
52962 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_REGUL0CTL_LOW_INM(x, m) \ argument
52966 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_REGUL0CTL_LOW_OUTM(x,m,v) \ argument
52986 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_REGUL0BW_LOW_INM(x, m) \ argument
52990 #define HWIO_UMAC_NOC_XM_DMAC_QOSGEN_REGUL0BW_LOW_OUTM(x,m,v) \ argument
53006 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_SWID_LOW_INM(x, m) \ argument
53022 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_SWID_HIGH_INM(x, m) \ argument
53036 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_MAINCTL_LOW_INM(x, m) \ argument
53040 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_MAINCTL_LOW_OUTM(x,m,v) \ argument
53064 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_MAINSTATUS_LOW_INM(x, m) \ argument
53080 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_LIMITBW_LOW_INM(x, m) \ argument
53084 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_LIMITBW_LOW_OUTM(x,m,v) \ argument
53100 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_SHAPING_LOW_INM(x, m) \ argument
53104 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_SHAPING_LOW_OUTM(x,m,v) \ argument
53124 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_REGUL0CTL_LOW_INM(x, m) \ argument
53128 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_REGUL0CTL_LOW_OUTM(x,m,v) \ argument
53148 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_REGUL0BW_LOW_INM(x, m) \ argument
53152 #define HWIO_UMAC_NOC_XM_PMAC0_QOSGEN_REGUL0BW_LOW_OUTM(x,m,v) \ argument
53168 #define HWIO_UMAC_NOC_STP_SWID_LOW_INM(x, m) \ argument
53184 #define HWIO_UMAC_NOC_STP_SWID_HIGH_INM(x, m) \ argument
53198 #define HWIO_UMAC_NOC_STP_ATBEN_LOW_INM(x, m) \ argument
53202 #define HWIO_UMAC_NOC_STP_ATBEN_LOW_OUTM(x,m,v) \ argument
53216 #define HWIO_UMAC_NOC_STP_ATBID_LOW_INM(x, m) \ argument
53220 #define HWIO_UMAC_NOC_STP_ATBID_LOW_OUTM(x,m,v) \ argument
53234 #define HWIO_UMAC_NOC_STP_SYNCOUTPERIOD_LOW_INM(x, m) \ argument
53238 #define HWIO_UMAC_NOC_STP_SYNCOUTPERIOD_LOW_OUTM(x,m,v) \ argument
53252 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_SWID_LOW_INM(x, m) \ argument
53268 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_SWID_HIGH_INM(x, m) \ argument
53282 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_MAINCTL_LOW_INM(x, m) \ argument
53286 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
53308 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ALARM_EN_LOW_INM(x, m) \ argument
53312 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ALARM_EN_LOW_OUTM(x,m,v) \ argument
53328 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ALARM_STATUS_LOW_INM(x, m) \ argument
53358 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ANDINV_LOW_INM(x, m) \ argument
53362 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_ANDINV_LOW_OUTM(x,m,v) \ argument
53378 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_PORTSEL_LOW_INM(x, m) \ argument
53382 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_PORTSEL_LOW_OUTM(x,m,v) \ argument
53396 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_PATH_BASE_LOW_INM(x, m) \ argument
53400 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_PATH_BASE_LOW_OUTM(x,m,v) \ argument
53414 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_PATH_MASK_LOW_INM(x, m) \ argument
53418 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_PATH_MASK_LOW_OUTM(x,m,v) \ argument
53432 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_INM(x, m) \ argument
53436 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
53450 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_INM(x, m) \ argument
53454 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
53468 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_INM(x, m) \ argument
53472 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
53486 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_INM(x, m) \ argument
53490 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
53504 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_OPCODE_LOW_INM(x, m) \ argument
53508 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_OPCODE_LOW_OUTM(x,m,v) \ argument
53530 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_STATUS_LOW_INM(x, m) \ argument
53534 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_STATUS_LOW_OUTM(x,m,v) \ argument
53554 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_INM(x, m) \ argument
53558 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
53572 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_INM(x, m) \ argument
53576 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
53590 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_PATH_BASE_LOW_INM(x, m) \ argument
53594 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_PATH_BASE_LOW_OUTM(x,m,v) \ argument
53608 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_PATH_MASK_LOW_INM(x, m) \ argument
53612 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_PATH_MASK_LOW_OUTM(x,m,v) \ argument
53626 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_INM(x, m) \ argument
53630 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
53644 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_INM(x, m) \ argument
53648 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
53662 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_INM(x, m) \ argument
53666 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
53680 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_INM(x, m) \ argument
53684 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
53698 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_OPCODE_LOW_INM(x, m) \ argument
53702 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_OPCODE_LOW_OUTM(x,m,v) \ argument
53724 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_STATUS_LOW_INM(x, m) \ argument
53728 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_STATUS_LOW_OUTM(x,m,v) \ argument
53748 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_INM(x, m) \ argument
53752 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
53766 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_INM(x, m) \ argument
53770 #define HWIO_UMAC_NOC_TRACEPROBE0_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
53784 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_SWID_LOW_INM(x, m) \ argument
53800 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_SWID_HIGH_INM(x, m) \ argument
53814 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_MAINCTL_LOW_INM(x, m) \ argument
53818 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
53840 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ALARM_EN_LOW_INM(x, m) \ argument
53844 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ALARM_EN_LOW_OUTM(x,m,v) \ argument
53860 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ALARM_STATUS_LOW_INM(x, m) \ argument
53890 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ANDINV_LOW_INM(x, m) \ argument
53894 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_ANDINV_LOW_OUTM(x,m,v) \ argument
53910 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_PORTSEL_LOW_INM(x, m) \ argument
53914 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_PORTSEL_LOW_OUTM(x,m,v) \ argument
53928 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_PATH_BASE_LOW_INM(x, m) \ argument
53932 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_PATH_BASE_LOW_OUTM(x,m,v) \ argument
53946 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_PATH_MASK_LOW_INM(x, m) \ argument
53950 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_PATH_MASK_LOW_OUTM(x,m,v) \ argument
53964 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_INM(x, m) \ argument
53968 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
53982 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_INM(x, m) \ argument
53986 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
54000 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_INM(x, m) \ argument
54004 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
54018 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_INM(x, m) \ argument
54022 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
54036 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_OPCODE_LOW_INM(x, m) \ argument
54040 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_OPCODE_LOW_OUTM(x,m,v) \ argument
54062 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_STATUS_LOW_INM(x, m) \ argument
54066 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_STATUS_LOW_OUTM(x,m,v) \ argument
54086 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_INM(x, m) \ argument
54090 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
54104 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_INM(x, m) \ argument
54108 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
54122 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_PATH_BASE_LOW_INM(x, m) \ argument
54126 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_PATH_BASE_LOW_OUTM(x,m,v) \ argument
54140 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_PATH_MASK_LOW_INM(x, m) \ argument
54144 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_PATH_MASK_LOW_OUTM(x,m,v) \ argument
54158 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_INM(x, m) \ argument
54162 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
54176 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_INM(x, m) \ argument
54180 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
54194 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_INM(x, m) \ argument
54198 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
54212 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_INM(x, m) \ argument
54216 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
54230 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_OPCODE_LOW_INM(x, m) \ argument
54234 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_OPCODE_LOW_OUTM(x,m,v) \ argument
54256 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_STATUS_LOW_INM(x, m) \ argument
54260 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_STATUS_LOW_OUTM(x,m,v) \ argument
54280 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_INM(x, m) \ argument
54284 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
54298 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_INM(x, m) \ argument
54302 #define HWIO_UMAC_NOC_TRACEPROBE1_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
54316 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_SWID_LOW_INM(x, m) \ argument
54332 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_SWID_HIGH_INM(x, m) \ argument
54346 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_MAINCTL_LOW_INM(x, m) \ argument
54350 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
54372 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ALARM_EN_LOW_INM(x, m) \ argument
54376 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ALARM_EN_LOW_OUTM(x,m,v) \ argument
54392 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ALARM_STATUS_LOW_INM(x, m) \ argument
54422 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ANDINV_LOW_INM(x, m) \ argument
54426 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_ANDINV_LOW_OUTM(x,m,v) \ argument
54442 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_PORTSEL_LOW_INM(x, m) \ argument
54446 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_PORTSEL_LOW_OUTM(x,m,v) \ argument
54460 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_PATH_BASE_LOW_INM(x, m) \ argument
54464 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_PATH_BASE_LOW_OUTM(x,m,v) \ argument
54478 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_PATH_MASK_LOW_INM(x, m) \ argument
54482 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_PATH_MASK_LOW_OUTM(x,m,v) \ argument
54496 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_INM(x, m) \ argument
54500 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
54514 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_INM(x, m) \ argument
54518 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
54532 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_INM(x, m) \ argument
54536 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
54550 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_INM(x, m) \ argument
54554 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
54568 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_OPCODE_LOW_INM(x, m) \ argument
54572 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_OPCODE_LOW_OUTM(x,m,v) \ argument
54594 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_STATUS_LOW_INM(x, m) \ argument
54598 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_STATUS_LOW_OUTM(x,m,v) \ argument
54618 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_INM(x, m) \ argument
54622 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
54636 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_INM(x, m) \ argument
54640 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
54654 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_PATH_BASE_LOW_INM(x, m) \ argument
54658 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_PATH_BASE_LOW_OUTM(x,m,v) \ argument
54672 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_PATH_MASK_LOW_INM(x, m) \ argument
54676 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_PATH_MASK_LOW_OUTM(x,m,v) \ argument
54690 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_INM(x, m) \ argument
54694 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
54708 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_INM(x, m) \ argument
54712 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
54726 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_INM(x, m) \ argument
54730 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
54744 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_INM(x, m) \ argument
54748 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
54762 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_OPCODE_LOW_INM(x, m) \ argument
54766 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_OPCODE_LOW_OUTM(x,m,v) \ argument
54788 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_STATUS_LOW_INM(x, m) \ argument
54792 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_STATUS_LOW_OUTM(x,m,v) \ argument
54812 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_INM(x, m) \ argument
54816 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
54830 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_INM(x, m) \ argument
54834 #define HWIO_UMAC_NOC_TRACEPROBE2_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
54848 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_SWID_LOW_INM(x, m) \ argument
54864 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_SWID_HIGH_INM(x, m) \ argument
54878 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_MAINCTL_LOW_INM(x, m) \ argument
54882 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
54904 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ALARM_EN_LOW_INM(x, m) \ argument
54908 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ALARM_EN_LOW_OUTM(x,m,v) \ argument
54924 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ALARM_STATUS_LOW_INM(x, m) \ argument
54954 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ANDINV_LOW_INM(x, m) \ argument
54958 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_ANDINV_LOW_OUTM(x,m,v) \ argument
54974 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_PORTSEL_LOW_INM(x, m) \ argument
54978 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_PORTSEL_LOW_OUTM(x,m,v) \ argument
54992 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_PATH_BASE_LOW_INM(x, m) \ argument
54996 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_PATH_BASE_LOW_OUTM(x,m,v) \ argument
55010 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_PATH_MASK_LOW_INM(x, m) \ argument
55014 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_PATH_MASK_LOW_OUTM(x,m,v) \ argument
55028 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_INM(x, m) \ argument
55032 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
55046 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_INM(x, m) \ argument
55050 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
55064 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_INM(x, m) \ argument
55068 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
55082 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_INM(x, m) \ argument
55086 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
55100 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_OPCODE_LOW_INM(x, m) \ argument
55104 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_OPCODE_LOW_OUTM(x,m,v) \ argument
55126 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_STATUS_LOW_INM(x, m) \ argument
55130 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_STATUS_LOW_OUTM(x,m,v) \ argument
55150 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_INM(x, m) \ argument
55154 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
55168 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_INM(x, m) \ argument
55172 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_0_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
55186 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_PATH_BASE_LOW_INM(x, m) \ argument
55190 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_PATH_BASE_LOW_OUTM(x,m,v) \ argument
55204 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_PATH_MASK_LOW_INM(x, m) \ argument
55208 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_PATH_MASK_LOW_OUTM(x,m,v) \ argument
55222 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_INM(x, m) \ argument
55226 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
55240 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_INM(x, m) \ argument
55244 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
55258 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_INM(x, m) \ argument
55262 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
55276 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_INM(x, m) \ argument
55280 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
55294 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_OPCODE_LOW_INM(x, m) \ argument
55298 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_OPCODE_LOW_OUTM(x,m,v) \ argument
55320 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_STATUS_LOW_INM(x, m) \ argument
55324 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_STATUS_LOW_OUTM(x,m,v) \ argument
55344 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_INM(x, m) \ argument
55348 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
55362 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_INM(x, m) \ argument
55366 #define HWIO_UMAC_NOC_TRACEPROBE3_TRACEPRB_FILTERS_1_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
55380 #define HWIO_UMAC_NOC_EC_SWID_LOW_INM(x, m) \ argument
55396 #define HWIO_UMAC_NOC_EC_SWID_HIGH_INM(x, m) \ argument
55410 #define HWIO_UMAC_NOC_EC_MAINCTL_LOW_INM(x, m) \ argument
55414 #define HWIO_UMAC_NOC_EC_MAINCTL_LOW_OUTM(x,m,v) \ argument
55444 #define HWIO_UMAC_NOC_EC_DUMPPERIOD_LOW_INM(x, m) \ argument
55448 #define HWIO_UMAC_NOC_EC_DUMPPERIOD_LOW_OUTM(x,m,v) \ argument
55462 #define HWIO_UMAC_NOC_EC_DUMPTHR_LOW_INM(x, m) \ argument
55466 #define HWIO_UMAC_NOC_EC_DUMPTHR_LOW_OUTM(x,m,v) \ argument
55480 #define HWIO_UMAC_NOC_EC_ALARMMIN_LOW_INM(x, m) \ argument
55484 #define HWIO_UMAC_NOC_EC_ALARMMIN_LOW_OUTM(x,m,v) \ argument
55498 #define HWIO_UMAC_NOC_EC_ALARMMAX_LOW_INM(x, m) \ argument
55502 #define HWIO_UMAC_NOC_EC_ALARMMAX_LOW_OUTM(x,m,v) \ argument
55516 #define HWIO_UMAC_NOC_EC_ALARMSTATUS_LOW_INM(x, m) \ argument
55542 #define HWIO_UMAC_NOC_EC_ALARMEN_LOW_INM(x, m) \ argument
55546 #define HWIO_UMAC_NOC_EC_ALARMEN_LOW_OUTM(x,m,v) \ argument
55572 #define HWIO_UMAC_NOC_EC_COUNTER0CTL_LOW_INM(x, m) \ argument
55576 #define HWIO_UMAC_NOC_EC_COUNTER0CTL_LOW_OUTM(x,m,v) \ argument
55594 #define HWIO_UMAC_NOC_EC_COUNTER0VAL_LOW_INM(x, m) \ argument
55608 #define HWIO_UMAC_NOC_EC_COUNTER1CTL_LOW_INM(x, m) \ argument
55612 #define HWIO_UMAC_NOC_EC_COUNTER1CTL_LOW_OUTM(x,m,v) \ argument
55630 #define HWIO_UMAC_NOC_EC_COUNTER1VAL_LOW_INM(x, m) \ argument
55644 #define HWIO_UMAC_NOC_EC_COUNTER2CTL_LOW_INM(x, m) \ argument
55648 #define HWIO_UMAC_NOC_EC_COUNTER2CTL_LOW_OUTM(x,m,v) \ argument
55666 #define HWIO_UMAC_NOC_EC_COUNTER2VAL_LOW_INM(x, m) \ argument
55680 #define HWIO_UMAC_NOC_EC_COUNTER3CTL_LOW_INM(x, m) \ argument
55684 #define HWIO_UMAC_NOC_EC_COUNTER3CTL_LOW_OUTM(x,m,v) \ argument
55702 #define HWIO_UMAC_NOC_EC_COUNTER3VAL_LOW_INM(x, m) \ argument
55716 #define HWIO_UMAC_NOC_EC_COUNTER4CTL_LOW_INM(x, m) \ argument
55720 #define HWIO_UMAC_NOC_EC_COUNTER4CTL_LOW_OUTM(x,m,v) \ argument
55738 #define HWIO_UMAC_NOC_EC_COUNTER4VAL_LOW_INM(x, m) \ argument
55752 #define HWIO_UMAC_NOC_EC_COUNTER5CTL_LOW_INM(x, m) \ argument
55756 #define HWIO_UMAC_NOC_EC_COUNTER5CTL_LOW_OUTM(x,m,v) \ argument
55774 #define HWIO_UMAC_NOC_EC_COUNTER5VAL_LOW_INM(x, m) \ argument
55788 #define HWIO_UMAC_NOC_EC_COUNTER6CTL_LOW_INM(x, m) \ argument
55792 #define HWIO_UMAC_NOC_EC_COUNTER6CTL_LOW_OUTM(x,m,v) \ argument
55810 #define HWIO_UMAC_NOC_EC_COUNTER6VAL_LOW_INM(x, m) \ argument
55824 #define HWIO_UMAC_NOC_EC_COUNTER7CTL_LOW_INM(x, m) \ argument
55828 #define HWIO_UMAC_NOC_EC_COUNTER7CTL_LOW_OUTM(x,m,v) \ argument
55846 #define HWIO_UMAC_NOC_EC_COUNTER7VAL_LOW_INM(x, m) \ argument
55860 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_SWID_LOW_INM(x, m) \ argument
55876 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_SWID_HIGH_INM(x, m) \ argument
55890 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_MAINCTL_LOW_INM(x, m) \ argument
55894 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_MAINCTL_LOW_OUTM(x,m,v) \ argument
55930 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_DUMPTHR_LOW_INM(x, m) \ argument
55934 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_DUMPTHR_LOW_OUTM(x,m,v) \ argument
55948 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_BIN_LOW_INM(x, m) \ argument
55952 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_BIN_LOW_OUTM(x,m,v) \ argument
55970 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_AVLATENCY_LOW_INM(x, m) \ argument
55984 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_AVLATENCY_HIGH_INM(x, m) \ argument
56000 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN0_LOW_INM(x, m) \ argument
56014 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN1_LOW_INM(x, m) \ argument
56028 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN2_LOW_INM(x, m) \ argument
56042 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN3_LOW_INM(x, m) \ argument
56056 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN4_LOW_INM(x, m) \ argument
56070 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN5_LOW_INM(x, m) \ argument
56084 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN6_LOW_INM(x, m) \ argument
56098 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_HISTBIN7_LOW_INM(x, m) \ argument
56112 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_LATMAX_LOW_INM(x, m) \ argument
56126 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MIN_LOW_INM(x, m) \ argument
56130 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MIN_LOW_OUTM(x,m,v) \ argument
56144 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MIN_HIGH_INM(x, m) \ argument
56148 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MIN_HIGH_OUTM(x,m,v) \ argument
56162 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MAX_LOW_INM(x, m) \ argument
56166 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MAX_LOW_OUTM(x,m,v) \ argument
56180 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MAX_HIGH_INM(x, m) \ argument
56184 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_ADDR_MAX_HIGH_OUTM(x,m,v) \ argument
56198 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_OPCODE_LOW_INM(x, m) \ argument
56202 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_OPCODE_LOW_OUTM(x,m,v) \ argument
56224 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_EXTID_BASE_LOW_INM(x, m) \ argument
56228 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_EXTID_BASE_LOW_OUTM(x,m,v) \ argument
56242 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_EXTID_MASK_LOW_INM(x, m) \ argument
56246 #define HWIO_UMAC_NOC_QNS4S_SNOC_TENUREPRB_FILTER_EXTID_MASK_LOW_OUTM(x,m,v) \ argument
56268 #define HWIO_UMAC_ACMT_CTRL_INM(x, m) \ argument
56272 #define HWIO_UMAC_ACMT_CTRL_OUTM(x,m,v) \ argument
56286 #define HWIO_UMAC_ACMT_INTR_ENABLE_INM(x, m) \ argument
56290 #define HWIO_UMAC_ACMT_INTR_ENABLE_OUTM(x,m,v) \ argument
56304 #define HWIO_UMAC_ACMT_INTR_STATUS_INM(x, m) \ argument
56330 #define HWIO_UMAC_ACMT_DEBUG0_INM(x, m) \ argument
56344 #define HWIO_UMAC_ACMT_DEBUG1_INM(x, m) \ argument
56358 #define HWIO_UMAC_ACMT_CFG_INM(x, m) \ argument
56374 #define HWIO_UMAC_ACMT_NOC_TSLV_CTRL_INM(x, m) \ argument
56378 #define HWIO_UMAC_ACMT_NOC_TSLV_CTRL_OUTM(x,m,v) \ argument
56396 #define HWIO_UMAC_ACMT_NOC_TESTBUS_SEL_INM(x, m) \ argument
56400 #define HWIO_UMAC_ACMT_NOC_TESTBUS_SEL_OUTM(x,m,v) \ argument
56414 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE0_INM(x, m) \ argument
56418 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE0_OUTM(x,m,v) \ argument
56434 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE1_INM(x, m) \ argument
56438 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE1_OUTM(x,m,v) \ argument
56454 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE2_INM(x, m) \ argument
56458 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE2_OUTM(x,m,v) \ argument
56474 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE3_INM(x, m) \ argument
56478 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE3_OUTM(x,m,v) \ argument
56494 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE4_INM(x, m) \ argument
56498 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE4_OUTM(x,m,v) \ argument
56514 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE5_INM(x, m) \ argument
56518 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE5_OUTM(x,m,v) \ argument
56534 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE6_INM(x, m) \ argument
56538 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE6_OUTM(x,m,v) \ argument
56554 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE7_INM(x, m) \ argument
56558 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE7_OUTM(x,m,v) \ argument
56574 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE8_INM(x, m) \ argument
56578 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE8_OUTM(x,m,v) \ argument
56594 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE9_INM(x, m) \ argument
56598 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE9_OUTM(x,m,v) \ argument
56614 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE10_INM(x, m) \ argument
56618 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE10_OUTM(x,m,v) \ argument
56634 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE11_INM(x, m) \ argument
56638 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE11_OUTM(x,m,v) \ argument
56654 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE12_INM(x, m) \ argument
56658 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE12_OUTM(x,m,v) \ argument
56674 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE13_INM(x, m) \ argument
56678 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE13_OUTM(x,m,v) \ argument
56694 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE14_INM(x, m) \ argument
56698 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE14_OUTM(x,m,v) \ argument
56714 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE15_INM(x, m) \ argument
56718 #define HWIO_UMAC_ACMT_ACC_CTL_TABLE15_OUTM(x,m,v) \ argument