1 /*
2  * Copyright (c) 2010 Google, Inc
3  * Copyright (c) 2014 NVIDIA Corporation
4  *
5  * Author:
6  *	Colin Cross <ccross@google.com>
7  *
8  * This software is licensed under the terms of the GNU General Public
9  * License version 2, as published by the Free Software Foundation, and
10  * may be copied, distributed, and modified under those terms.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  */
18 
19 #ifndef __SOC_TEGRA_PMC_H__
20 #define __SOC_TEGRA_PMC_H__
21 
22 #include <linux/reboot.h>
23 
24 #include <soc/tegra/pm.h>
25 
26 struct clk;
27 struct reset_control;
28 
29 #ifdef CONFIG_SMP
30 bool tegra_pmc_cpu_is_powered(unsigned int cpuid);
31 int tegra_pmc_cpu_power_on(unsigned int cpuid);
32 int tegra_pmc_cpu_remove_clamping(unsigned int cpuid);
33 #endif /* CONFIG_SMP */
34 
35 /*
36  * powergate and I/O rail APIs
37  */
38 
39 #define TEGRA_POWERGATE_CPU	0
40 #define TEGRA_POWERGATE_3D	1
41 #define TEGRA_POWERGATE_VENC	2
42 #define TEGRA_POWERGATE_PCIE	3
43 #define TEGRA_POWERGATE_VDEC	4
44 #define TEGRA_POWERGATE_L2	5
45 #define TEGRA_POWERGATE_MPE	6
46 #define TEGRA_POWERGATE_HEG	7
47 #define TEGRA_POWERGATE_SATA	8
48 #define TEGRA_POWERGATE_CPU1	9
49 #define TEGRA_POWERGATE_CPU2	10
50 #define TEGRA_POWERGATE_CPU3	11
51 #define TEGRA_POWERGATE_CELP	12
52 #define TEGRA_POWERGATE_3D1	13
53 #define TEGRA_POWERGATE_CPU0	14
54 #define TEGRA_POWERGATE_C0NC	15
55 #define TEGRA_POWERGATE_C1NC	16
56 #define TEGRA_POWERGATE_SOR	17
57 #define TEGRA_POWERGATE_DIS	18
58 #define TEGRA_POWERGATE_DISB	19
59 #define TEGRA_POWERGATE_XUSBA	20
60 #define TEGRA_POWERGATE_XUSBB	21
61 #define TEGRA_POWERGATE_XUSBC	22
62 #define TEGRA_POWERGATE_VIC	23
63 #define TEGRA_POWERGATE_IRAM	24
64 #define TEGRA_POWERGATE_NVDEC	25
65 #define TEGRA_POWERGATE_NVJPG	26
66 #define TEGRA_POWERGATE_AUD	27
67 #define TEGRA_POWERGATE_DFD	28
68 #define TEGRA_POWERGATE_VE2	29
69 #define TEGRA_POWERGATE_MAX	TEGRA_POWERGATE_VE2
70 
71 #define TEGRA_POWERGATE_3D0	TEGRA_POWERGATE_3D
72 
73 /**
74  * enum tegra_io_pad - I/O pad group identifier
75  *
76  * I/O pins on Tegra SoCs are grouped into so-called I/O pads. Each such pad
77  * can be used to control the common voltage signal level and power state of
78  * the pins of the given pad.
79  */
80 enum tegra_io_pad {
81 	TEGRA_IO_PAD_AUDIO,
82 	TEGRA_IO_PAD_AUDIO_HV,
83 	TEGRA_IO_PAD_BB,
84 	TEGRA_IO_PAD_CAM,
85 	TEGRA_IO_PAD_COMP,
86 	TEGRA_IO_PAD_CONN,
87 	TEGRA_IO_PAD_CSIA,
88 	TEGRA_IO_PAD_CSIB,
89 	TEGRA_IO_PAD_CSIC,
90 	TEGRA_IO_PAD_CSID,
91 	TEGRA_IO_PAD_CSIE,
92 	TEGRA_IO_PAD_CSIF,
93 	TEGRA_IO_PAD_DBG,
94 	TEGRA_IO_PAD_DEBUG_NONAO,
95 	TEGRA_IO_PAD_DMIC,
96 	TEGRA_IO_PAD_DMIC_HV,
97 	TEGRA_IO_PAD_DP,
98 	TEGRA_IO_PAD_DSI,
99 	TEGRA_IO_PAD_DSIB,
100 	TEGRA_IO_PAD_DSIC,
101 	TEGRA_IO_PAD_DSID,
102 	TEGRA_IO_PAD_EDP,
103 	TEGRA_IO_PAD_EMMC,
104 	TEGRA_IO_PAD_EMMC2,
105 	TEGRA_IO_PAD_GPIO,
106 	TEGRA_IO_PAD_HDMI,
107 	TEGRA_IO_PAD_HDMI_DP0,
108 	TEGRA_IO_PAD_HDMI_DP1,
109 	TEGRA_IO_PAD_HSIC,
110 	TEGRA_IO_PAD_HV,
111 	TEGRA_IO_PAD_LVDS,
112 	TEGRA_IO_PAD_MIPI_BIAS,
113 	TEGRA_IO_PAD_NAND,
114 	TEGRA_IO_PAD_PEX_BIAS,
115 	TEGRA_IO_PAD_PEX_CLK_BIAS,
116 	TEGRA_IO_PAD_PEX_CLK1,
117 	TEGRA_IO_PAD_PEX_CLK2,
118 	TEGRA_IO_PAD_PEX_CLK3,
119 	TEGRA_IO_PAD_PEX_CNTRL,
120 	TEGRA_IO_PAD_SDMMC1,
121 	TEGRA_IO_PAD_SDMMC1_HV,
122 	TEGRA_IO_PAD_SDMMC2,
123 	TEGRA_IO_PAD_SDMMC2_HV,
124 	TEGRA_IO_PAD_SDMMC3,
125 	TEGRA_IO_PAD_SDMMC3_HV,
126 	TEGRA_IO_PAD_SDMMC4,
127 	TEGRA_IO_PAD_SPI,
128 	TEGRA_IO_PAD_SPI_HV,
129 	TEGRA_IO_PAD_SYS_DDC,
130 	TEGRA_IO_PAD_UART,
131 	TEGRA_IO_PAD_UFS,
132 	TEGRA_IO_PAD_USB0,
133 	TEGRA_IO_PAD_USB1,
134 	TEGRA_IO_PAD_USB2,
135 	TEGRA_IO_PAD_USB3,
136 	TEGRA_IO_PAD_USB_BIAS,
137 	TEGRA_IO_PAD_AO_HV,
138 };
139 
140 /* deprecated, use TEGRA_IO_PAD_{HDMI,LVDS} instead */
141 #define TEGRA_IO_RAIL_HDMI	TEGRA_IO_PAD_HDMI
142 #define TEGRA_IO_RAIL_LVDS	TEGRA_IO_PAD_LVDS
143 
144 /**
145  * enum tegra_io_pad_voltage - voltage level of the I/O pad's source rail
146  * @TEGRA_IO_PAD_1800000UV: 1.8 V
147  * @TEGRA_IO_PAD_3300000UV: 3.3 V
148  */
149 enum tegra_io_pad_voltage {
150 	TEGRA_IO_PAD_1800000UV,
151 	TEGRA_IO_PAD_3300000UV,
152 };
153 
154 #ifdef CONFIG_SOC_TEGRA_PMC
155 int tegra_powergate_is_powered(unsigned int id);
156 int tegra_powergate_power_on(unsigned int id);
157 int tegra_powergate_power_off(unsigned int id);
158 int tegra_powergate_remove_clamping(unsigned int id);
159 
160 /* Must be called with clk disabled, and returns with clk enabled */
161 int tegra_powergate_sequence_power_up(unsigned int id, struct clk *clk,
162 				      struct reset_control *rst);
163 
164 int tegra_io_pad_power_enable(enum tegra_io_pad id);
165 int tegra_io_pad_power_disable(enum tegra_io_pad id);
166 int tegra_io_pad_set_voltage(enum tegra_io_pad id,
167 			     enum tegra_io_pad_voltage voltage);
168 int tegra_io_pad_get_voltage(enum tegra_io_pad id);
169 
170 /* deprecated, use tegra_io_pad_power_{enable,disable}() instead */
171 int tegra_io_rail_power_on(unsigned int id);
172 int tegra_io_rail_power_off(unsigned int id);
173 
174 enum tegra_suspend_mode tegra_pmc_get_suspend_mode(void);
175 void tegra_pmc_set_suspend_mode(enum tegra_suspend_mode mode);
176 void tegra_pmc_enter_suspend_mode(enum tegra_suspend_mode mode);
177 
178 #else
tegra_powergate_is_powered(unsigned int id)179 static inline int tegra_powergate_is_powered(unsigned int id)
180 {
181 	return -ENOSYS;
182 }
183 
tegra_powergate_power_on(unsigned int id)184 static inline int tegra_powergate_power_on(unsigned int id)
185 {
186 	return -ENOSYS;
187 }
188 
tegra_powergate_power_off(unsigned int id)189 static inline int tegra_powergate_power_off(unsigned int id)
190 {
191 	return -ENOSYS;
192 }
193 
tegra_powergate_remove_clamping(unsigned int id)194 static inline int tegra_powergate_remove_clamping(unsigned int id)
195 {
196 	return -ENOSYS;
197 }
198 
tegra_powergate_sequence_power_up(unsigned int id,struct clk * clk,struct reset_control * rst)199 static inline int tegra_powergate_sequence_power_up(unsigned int id,
200 						    struct clk *clk,
201 						    struct reset_control *rst)
202 {
203 	return -ENOSYS;
204 }
205 
tegra_io_pad_power_enable(enum tegra_io_pad id)206 static inline int tegra_io_pad_power_enable(enum tegra_io_pad id)
207 {
208 	return -ENOSYS;
209 }
210 
tegra_io_pad_power_disable(enum tegra_io_pad id)211 static inline int tegra_io_pad_power_disable(enum tegra_io_pad id)
212 {
213 	return -ENOSYS;
214 }
215 
tegra_io_pad_set_voltage(enum tegra_io_pad id,enum tegra_io_pad_voltage voltage)216 static inline int tegra_io_pad_set_voltage(enum tegra_io_pad id,
217 					   enum tegra_io_pad_voltage voltage)
218 {
219 	return -ENOSYS;
220 }
221 
tegra_io_pad_get_voltage(enum tegra_io_pad id)222 static inline int tegra_io_pad_get_voltage(enum tegra_io_pad id)
223 {
224 	return -ENOSYS;
225 }
226 
tegra_io_rail_power_on(unsigned int id)227 static inline int tegra_io_rail_power_on(unsigned int id)
228 {
229 	return -ENOSYS;
230 }
231 
tegra_io_rail_power_off(unsigned int id)232 static inline int tegra_io_rail_power_off(unsigned int id)
233 {
234 	return -ENOSYS;
235 }
236 
tegra_pmc_get_suspend_mode(void)237 static inline enum tegra_suspend_mode tegra_pmc_get_suspend_mode(void)
238 {
239 	return TEGRA_SUSPEND_NONE;
240 }
241 
tegra_pmc_set_suspend_mode(enum tegra_suspend_mode mode)242 static inline void tegra_pmc_set_suspend_mode(enum tegra_suspend_mode mode)
243 {
244 }
245 
tegra_pmc_enter_suspend_mode(enum tegra_suspend_mode mode)246 static inline void tegra_pmc_enter_suspend_mode(enum tegra_suspend_mode mode)
247 {
248 }
249 
250 #endif /* CONFIG_SOC_TEGRA_PMC */
251 
252 #endif /* __SOC_TEGRA_PMC_H__ */
253