Searched refs:dw_pcie_readl_dbi (Results 1 – 10 of 10) sorted by relevance
/linux-4.19.296/drivers/pci/controller/dwc/ |
D | pcie-armada8k.c | 75 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_STATUS_REG); in armada8k_pcie_link_up() 91 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_establish_link() 97 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_establish_link() 107 reg = dw_pcie_readl_dbi(pci, PCIE_ARUSER_REG); in armada8k_pcie_establish_link() 112 reg = dw_pcie_readl_dbi(pci, PCIE_AWUSER_REG); in armada8k_pcie_establish_link() 118 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_INT_MASK1_REG); in armada8k_pcie_establish_link() 125 reg = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_CONTROL_REG); in armada8k_pcie_establish_link() 157 val = dw_pcie_readl_dbi(pci, PCIE_GLOBAL_INT_CAUSE1_REG); in armada8k_pcie_irq_handler()
|
D | pci-imx6.c | 114 val = dw_pcie_readl_dbi(pci, PCIE_PHY_STAT); in pcie_phy_poll_ack() 168 val = dw_pcie_readl_dbi(pci, PCIE_PHY_STAT); in pcie_phy_read() 520 dw_pcie_readl_dbi(pci, PCIE_PHY_DEBUG_R0), in imx6_pcie_wait_for_link() 521 dw_pcie_readl_dbi(pci, PCIE_PHY_DEBUG_R1)); in imx6_pcie_wait_for_link() 533 tmp = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in imx6_pcie_wait_for_speed_change() 556 tmp = dw_pcie_readl_dbi(pci, PCIE_RC_LCR); in imx6_pcie_establish_link() 574 tmp = dw_pcie_readl_dbi(pci, PCIE_RC_LCR); in imx6_pcie_establish_link() 583 tmp = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in imx6_pcie_establish_link() 614 tmp = dw_pcie_readl_dbi(pci, PCIE_RC_LCSR); in imx6_pcie_establish_link() 620 dw_pcie_readl_dbi(pci, PCIE_PHY_DEBUG_R0), in imx6_pcie_establish_link() [all …]
|
D | pcie-designware.c | 96 return dw_pcie_readl_dbi(pci, offset + reg); in dw_pcie_readl_ob_unroll() 177 val = dw_pcie_readl_dbi(pci, PCIE_ATU_CR2); in dw_pcie_prog_outbound_atu() 190 return dw_pcie_readl_dbi(pci, offset + reg); in dw_pcie_readl_ib_unroll() 281 val = dw_pcie_readl_dbi(pci, PCIE_ATU_CR2); in dw_pcie_prog_inbound_atu() 355 val = dw_pcie_readl_dbi(pci, PCIE_PORT_LINK_CONTROL); in dw_pcie_setup() 377 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in dw_pcie_setup()
|
D | pcie-hisi.c | 155 reg_val = dw_pcie_readl_dbi(pci, reg); in hisi_pcie_cfg_read() 183 reg_val = dw_pcie_readl_dbi(pci, reg); in hisi_pcie_cfg_write() 187 reg_val = dw_pcie_readl_dbi(pci, reg); in hisi_pcie_cfg_write() 211 val = dw_pcie_readl_dbi(pci, PCIE_SYS_STATE4); in hisi_pcie_link_up_hip06()
|
D | pcie-designware-ep.c | 403 msg_addr_lower = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq() 406 msg_addr_upper = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msi_irq() 443 tbl_offset = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msix_irq() 449 bar_addr_lower = dw_pcie_readl_dbi(pci, reg); in dw_pcie_ep_raise_msix_irq() 452 bar_addr_upper = dw_pcie_readl_dbi(pci, reg + 4); in dw_pcie_ep_raise_msix_irq()
|
D | pcie-designware.h | 254 static inline u32 dw_pcie_readl_dbi(struct dw_pcie *pci, u32 reg) in dw_pcie_readl_dbi() function 295 val = dw_pcie_readl_dbi(pci, reg); in dw_pcie_dbi_ro_wr_en() 306 val = dw_pcie_readl_dbi(pci, reg); in dw_pcie_dbi_ro_wr_dis()
|
D | pcie-designware-host.c | 655 val = dw_pcie_readl_dbi(pci, PCIE_ATU_VIEWPORT); in dw_pcie_iatu_unroll_enabled() 688 val = dw_pcie_readl_dbi(pci, PCI_INTERRUPT_LINE); in dw_pcie_setup_rc() 695 val = dw_pcie_readl_dbi(pci, PCI_PRIMARY_BUS); in dw_pcie_setup_rc() 701 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dw_pcie_setup_rc()
|
D | pcie-artpec6.c | 307 val = dw_pcie_readl_dbi(pci, ACK_F_ASPM_CTRL_OFF); in artpec6_pcie_set_nfts() 316 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in artpec6_pcie_set_nfts()
|
D | pci-dra7xx.c | 773 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dra7xx_pcie_suspend() 790 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dra7xx_pcie_resume()
|
D | pci-keystone-dw.c | 417 val = dw_pcie_readl_dbi(pci, DEBUG0); in ks_dw_pcie_link_up()
|